LMK04832SEPEVM
LMK04832-SEP 超低ノイズ、3.2GHz、15 出力、クロック ジッタ クリーナの評価基板
LMK04832SEPEVM
概要
LMK04832-SEP 評価基板 (EVM) は、LMK04832-SEP の性能と機能を評価するためのプラットフォームです。この製品は、宇宙グレード、超低ノイズ、JESD204B/C 対応、デュアル・ループ・クロック・ジッタ・クリーナです。
各 評価基板 (EVM) が搭載している LMK04832-SEP デバイスはエンジニアリング・モデルであり、エンジニアリング評価のみを意図しています。このデバイスと評価基板 (EVM) は、
認定、量産、放射線テスト、航空での使用には適していません。
特長
- 単一事象ラッチアップ (Single-event latch-up:SEL) と単一事象機能割り込み (single-event functional interrupt:SEFI) に対し、43MeV.cm2/mg を上回る耐性
- システム・リファレンス (SYSREF) を必要とする宇宙アプリケーション向けの JESD204B/C サポート
- 6GHz の外部 VCO (電圧制御発振器) または分配入力に対応
- マルチモード
- デュアル PLL (フェーズ・ロック・ループ)
- シングル PLL
- クロック分配
- デュアル・ループ・クロック・ジッタ・クリーナ向け、性能を重視して最適化とテストを実施済みの包括的な回路
クロック ジッタ クリーナ
購入と開発の開始
評価ボード
LMK04832SEPEVM — LMK04832-SEP evaluation module for ultra-low-noise, 3.2-GHz, 15-output, clock jitter cleaner
TI.com で取り扱いなし
サポート・ソフトウェア
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
バージョン: 1.7.7.6
リリース日: 29 10 2024
TICS Pro 1.7.7.6 installer binary for Windows operating system
製品
クロック・ジェネレータ
クロック・バッファ
Oscillators
クロック ジッタ クリーナ
クロック ネットワーク シンクロナイザ
RF PLL / シンセサイザ
ハードウェア開発
評価ボード
ドキュメント
TICS Pro 1.7.7.6 Release Notes
TICS Pro 1.7.7.6 Software Manifest
リリース情報
Added Features
LMK5Bxxyyy, LMK5Cxxyyy
- Warnings and errors improved, particularly corrective suggestions
- REFx_FREQ=0 automatically disables DPLL reference input selection for that input
- Input validation enabled and disabled by start page settings, including 1PPS
- APLL reference selection moved to Step 5, just before clock output definition
- Quick-set multiple outputs to the same settings on frequency planner
- BAW VCO allows some ppm deviation
- Force SYSREF option on OUT0/1
- Expose DPLLx_LCK_TIMER field
- Match LMK05318B EEPROM page design
- .EPR export option
- EEPROM SRAM programming generation support
- For complete changelist, see release notes
LMK3H0102
- Configuration search tool
- Wizard: voltage selection option
Bug Fixes
- LMK04832-SP, LMK04832-SEP, LMK04714-Q1, LMK04368-EP - PD_FIN0 corrected to FIN0_PD
- LMK3H0102 - Several wizard bugfixes
Known Issues
- LMK5C33216 - When cascading from VCO3 to DPLL input, the divide value must manually be entered into DPLLx_REF5_RDIV as ( VCO3 output frequency / DPLLx TDC frequency )
- LMK05318 - In some cases, it is necessary to press "Calculate Frequency Plan" twice for correct VCO2 frequency. This issue is resolved in LMK05318B GUI.
- Burst mode page looping requires long delays to halt, and halting may crash the GUI. If possible, do not loop in burst mode.
- User Controls page can sometimes become desynchronized from Raw Registers and other pages. Refer to Raw Registers or other pages for correct values. Saving/Loading and Import/Export of register data is unaffected, and register data will still be written to and read from connected devices correctly.
技術資料
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 2
種類 | タイトル | 英語版のダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | EVM ユーザー ガイド (英語) | LMK04832SEPEVM User’s Guide | PDF | HTML | 2022年 9月 28日 | ||
証明書 | LMK04832SEPEVM EU RoHS Declaration of Conformity (DoC) | 2022年 9月 6日 |