制御オートメーション・テクノロジ向けイーサネットである EtherCAT®は、産業用イーサネット・ネットワークにおいて成長を続けています。この DDR レス EtherCAT リファレンス・デザインは、マルチプロトコル産業用通信 SoC(システム・オン・チップ)である AMIC110 に、低コストの DDR レス EtherCAT スレーブを実装する際のリファレンス・デザインとして活用できます。また、このリファレンス・デザインは、フル機能の EtherCAT スレーブ・スタック全体を SoC の内部メモリで実行できる能力も示します。このリファレンス・デザインは、外付けの ASIC と DDR を排除する方法で、システムの部品表(BOM)とボード面積を大幅に節減しています。 さらに、通常は EtherCAT で使用している外部メモリ転送が不要になった結果、ネットワーク接続型の産業用ドライブや通信モジュールのような各種アプリケーションは、高速処理から得られる多くの利点を実現できます。
特長
- EtherCAT スレーブ・スタック全体を内部メモリでホスト
- EtherCAT Technology Group(ETG)が公開している CTT(EtherCAT Slave Conformance Testing Tool、EtherCAT スレーブ準拠テスト・ツール)に合格
- 8 個の FMMU(Fieldbus メモリ管理ユニット)と同期マネージャ(Sync Manager、SM)を PRU-ICSS ファームウェアでサポート
- ループ制御向けに、拡張を加えられたリンクロス検出機能
- 外部メモリ・アクセスに関連する待ち時間を排除した結果、システム性能の改善に貢献