ソフトウェア
ファームウェア
産業用通信システム内のプログラマブル・リアルタイム・ユニット (PRU-ICSS) を活用すると、FPGA、CPLD、ASIC を使用せずに、リアルタイム処理を重視するアプリケーションをサポートできます。
このリファレンス・デザインは、PRU-ICSS での信号路遅延補償を実施して、SPI マスター・プロトコルを実装する方法を示します。ADS8688 の 32 ビット通信プロトコルと、最大 16.7MHz の SPI クロック周波数をサポートしています。
組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。
すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。
設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト
設計や代替製品候補に TI 製品を含めます。
種類 | タイトル | 英語版のダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | 設計ガイド | SPI Master With Signal Path Delay Compensation on PRU-ICSS Design Guide (Rev. A) | 2015年 7月 13日 |