CDCE62005EVM

CDCE62005EVM 评估模块

CDCE62005EVM

立即订购

概述

CDCE62005 是高性能时钟发生器和分配器,它具有低输出抖动、高度可配置性(通过 SPI 接口进行配置)和由片上 EEPROM 确定的可编程启动模式。专为时脉数据转换器和高速数字信号而设计,CDCE62005 实现了远低于 1ps RMS(1) 的抖动性能。它合并了合成器块(具有部分集成环路滤波器)、时钟分配块(包含可编程输出格式)和输入块(具有创新的智能多路复用器)。时钟分配块包含 5 个独立的可编程输出,它们可以配置成提供不同的输出格式组合(LVPECL、LVDS、LVCMOS)。也可以通过可编程延迟块将每个输出编程为独特的输出频率(从 800kHz 到 1.5GHz (2))和偏移关系。如果所有输出都采用单端模式(例如 LVCMOS)进行配置,则 CDCE62005 可支持多达 10 路输出。每个输出都可以选择 4 个时钟源中的一个,以调节和分配任意三个时钟输入或频率合成器的输出。输入块包含两个通用差动输入,它们支持高达 500MHz 的频率和辅助单端输入,该单端输入可以连接到 CMOS 级时钟或配置为通过板载振荡器块连接到外部晶体。智能输入多路复用器具有两种操作模式,即手动和自动。在手动模式中,用户通过 SPI 接口选择合成器基准。在自动模式中,输入多路复用器将自动在具有最高优先级的可用输入时钟之间做出选择。

特性
  • 具有 PLL/VCO 和部分集成环路滤波器的频率合成器。
  • 完全可配置的输出包括频率、输出格式和输出偏移。
  • 智能输入多路复用器将自动在三个参考输入之间进行切换。
  • 多操作模式包括通过晶体生成时钟、SERDES 启动模式、抖动消除和振荡器保持模式
  • 集成 EEPROM 会确定加电时的器件配置
  • 卓越的抖动性能
  • 集成频率合成器包含 PLL、多 VCO 和环路滤波器:
    • 完全可编程性为启用抖动消除器模式的相位噪声性能优化带来便利。
    • 可编程的充电泵增益和环路滤波器设置
    • 独特的双 VCO 架构支持宽调节范围:1.750GHz 至 2.356GHz
  • 通用输出块支持高达 5 通道差动、10 通道单端或差动与单端的组合:
    • 1 ps RMS(10kHz 至 20MHz)输出抖动性能
    • 低输出相位噪声:
    • 在 1MHz 偏移时为 130dBc/Hz,Fc = 491.52MHz
    • 在合成器模式中,输出频率范围从 4.25MHz 至 1.175GHz
    • 在扇出模式、LVPECL、LVDS、LVCMOS 和专用高速输出摆幅模式中,输出频率高达 1.5GHz
    • 独立输出分压器支持 1-80(1) 的分频比
    • 对所有输出进行独立粗偏移控制
  • 具有创新智能多路复用器功能的灵活输入:
    • 两个通用差动输入可接受频率、输出格式和输出偏移。频率高达 1500MHz (LVPECL)、800MHz (LVDS) 或 250MHz (LVCMOS)
    • 单个辅助输入可接受单端时钟源或晶振。辅助输入可接受频率范围为 2MHz 至 42MHz 的晶振,或高达 75MHz 的 LVCMOS 输入。
    • 时钟发生器模式使用晶振输入。
    • 智能输入多路复用器可以配置为自动在具有最高优先级的可用时钟源之间进行切换,并允许自动防故障操作和保持模式。
  • 典型电源消耗:在 3.3V 时 为 1.7W(参见表 44)
  • 集成 EEPROM 会存储默认设置;因此,器件可以在已知的预定义状态下加电。
  • 采用 QFN-48 封装
  • ESD 保护超过 2kV HBM
  • 工业温度范围:-40°C 至 85°C

[ What's Included Text ]
USB Cable

时钟发生器
CDCE62005 具有集成双通道 VCO 的 5/10 路输出时钟发生器/抖动消除器
下载 观看带字幕的视频 视频

立即订购并开发

评估板

CDCE62005EVM — CDCE62005EVM 评估模块

登录以订购
In stock / Out of stock
数量限制:
TI.com 上无现货
支持软件

SCAC105 — CDCE62005 EVM Control Software Installer

支持的米6体育平台手机版_好二三四和硬件
下载选项

SCAC105 CDCE62005 EVM Control Software Installer

close
最新版本
版本: 01.00.00.0F
发布日期: 05 八月 2013

校验和
米6体育平台手机版_好二三四
时钟发生器
CDCE62005 具有集成双通道 VCO 的 5/10 路输出时钟发生器/抖动消除器
硬件开发
评估板
CDCE62005EVM CDCE62005EVM 评估模块

发布信息

The design resource accessed as www.yogichopra.com/lit/zip/scac105 or www.yogichopra.com/lit/xx/scac105f/scac105f.zip has been migrated to a new user experience at www.yogichopra.com/tool/cn/download/SCAC105. Please update any bookmarks accordingly.
应遵守 TI 的评估模块标准条款与条件.

技术文档

未找到结果。请清除搜索,并重试。
查看所有 3
类型 标题 下载最新的英文版本 日期
证书 CDCE62005EVM EU Declaration of Conformity (DoC) 2019年 1月 2日
数据表 CDCE62005 3:5 Clock Generator, Jitter Cleaner with Integrated Dual VCOs 数据表 (Rev. G) PDF | HTML 2016年 5月 23日
用户指南 Low Phase Noise Clock Evaluation Module — up to 1.5 Ghz 2008年 11月 11日

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

查看所有论坛主题 查看英文版所有论坛主题

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 米6体育平台手机版_好二三四有疑问,请参阅 TI 支持

视频