ZHCSTN5 June 2024 ADS8681W
PRODUCTION DATA
如表 6-8所述,主机控制器使用四种与 SPI 兼容的传统协议中的任何一种将数据写入器件。这些协议是 SPI-00-S、SPI-01-S、SPI-10-S 或 SPI-11-S。
协议 | SCLK 极性 (在 CS 下降沿) | SCLK 相位 (捕捉边沿) | SDI_CTL_REG | SDO_CTL_REG | 示意图 |
---|---|---|---|---|---|
SPI-00-S | 低 | 上升 | 00h | 00h | 图 6-26 |
SPI-01-S | 低 | 下降 | 01h | 00h | 图 6-26 |
SPI-10-S | 高 | 下降 | 02h | 00h | 图 6-27 |
SPI-11-S | 高 | 上升 | 03h | 00h | 图 6-27 |
上电时或完成任何异步复位后,器件支持使用 SPI-00-S 协议进行数据读取和数据写入操作。要选择不同的 SPI 兼容协议,请对 SDI_CNTL_REG 寄存器中的 SDI_MODE[1:0] 位进行编程。这个首次写入操作遵循 SPI-00-S 协议。任何后续数据传输帧都遵循新选择的协议。通过 SDI_MODE[1:0] 的配置所选择的 SPI 协议适用于读取和写入操作。
图 6-26 和图 6-27 详细说明了使用最优数据帧的四种协议;有关相关时序参数的信息,请参阅时序要求 表。
对器件的有效写操作要求在数据传输帧内至少提供 32 个 SCLK。有关详细信息,请参阅数据传输帧 部分。