ZHCSTX4A November 2023 – June 2024 AM625SIP
PRODUCTION DATA
表 4-1 对各器件进行了比较,突出显示了其中的差异。
特性 | 参考 名称 |
AM625SIP | AM625(1) |
---|---|---|---|
AM6254 | AM6254 | ||
WKUP_CTRL_MMR_CFG0_JTAG_USER_ID[31:13](2) 按器件“特性”代码的寄存位值(有关器件特性的更多信息,请参阅器件命名约定) |
|||
C: | - | 0x1D123 | |
G: | - | 0x1D127 | |
L: | 0x1F120 | - | |
处理器和加速器 | |||
速度等级(请参阅器件速度等级) | T | T、S、K、G | |
Arm Cortex-A53 微处理器子系统 |
Arm A53 | 四核 | |
MCU 域中的 Arm Cortex-M4F |
Arm M4F | 单核 无功能安全 |
单核 功能安全(可选) |
3D 图形引擎 (OpenGL ES 3.1、Vulkan 1.2) |
3D 图形引擎 | 是 | |
器件管理子系统 | WKUP_R5F | 单核 | |
加密加速器 | 安全性 | 是 | |
程序和数据存储 | |||
MAIN 域中的片上共享存储器 (RAM) | OCSRAM | 64KB(具有 SECDED ECC) | |
M4F 域中的片上共享存储器 (RAM) | MCU_MSRAM | 256KB | |
DDR4/LPDDR4 DDR 子系统 | DDRSS | 集成 512MB LPDDR4 SDRAM | 具有内联 ECC 的 16 位数据; 使用 DDR4 时高达 8GB,使用 LPDDR4 时高达 4GB |
通用存储器控制器 | GPMC | 高达 1GB,具有 ECC | |
外设 | |||
显示子系统 | DSS | 1x DPI | |
1x LVDS | |||
模块化控制器区域网接口,具有完整 CAN-FD 支持 | MCAN | 3 | |
通用 I/O | GPIO | 高达 170 | |
内部集成电路接口 | I2C | 6 | |
多通道音频串行端口 | MCASP | 3 | |
多通道串行外设接口 | MCSPI | 5 | |
多媒体卡/安全数字接口 | MM/CSD | 1x eMMC(8 位) | |
2x SD/SDIO(4 位) | |||
闪存子系统 (FSS)(3) | OSPI0/QSPI0 | 是(3) | |
可编程实时单元子系统 | PRUSS | 2 个 PRU 内核 | 2 个 PRU 内核(可选) |
工业通信子系统支持(4) | PRUSS | 否 | |
千兆位以太网接口 | CPSW3G | 是 | |
个通用定时器 | 计时器 | 12 个(MCU 通道中 4 个) | |
增强型脉宽调制器模块 | EPWM | 3 | |
增强型捕获模块 | ECAP | 3 | |
增强型正交编码器脉冲模块 | EQEP | 3 | |
通用异步接收器/发送器 | UART | 9 | |
具有 DPHY 的 CSI2-RX 控制器 | CSI-RX | 1 | |
具有 PHY 的 USB2.0 控制器 | USB 2.0 | 2 |