ZHCSUB0B January   2024  – December 2024 AWR2544

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
    1. 3.1 功能方框图
  5. 器件比较
  6. 相关米6体育平台手机版_好二三四
  7. 引脚配置和功能
    1. 6.1 引脚图
    2. 6.2 引脚属性
    3. 6.3 信号说明 - 数字
    4. 6.4 信号说明 - 模拟
  8. 规格
    1. 7.1  绝对最大额定值
    2. 7.2  ESD 等级
    3. 7.3  上电小时数 (POH)
    4. 7.4  建议运行条件
    5. 7.5  一次性可编程 (OTP) 电子保险丝的 VPP 规格
      1. 7.5.1 OTP 电子保险丝编程的建议运行条件
      2. 7.5.2 硬件要求
      3. 7.5.3 对硬件保修的影响
    6. 7.6  电源规格
    7. 7.7  功耗摘要
    8. 7.8  射频规格
    9. 7.9  热阻特性
    10. 7.10 电源时序和复位时序
    11. 7.11 输入时钟和振荡器
      1. 7.11.1 时钟规格
    12. 7.12 外设信息
      1. 7.12.1 QSPI 闪存存储器外设
        1. 7.12.1.1 QSPI 时序条件
        2. 7.12.1.2 QSPI 时序要求 #GUID-C38B9713-DC57-4B3B-8AFF-A79AF70E5A5A/GUID-97D19708-D87E-443B-9ADF-1760CFEF6F4C #GUID-C38B9713-DC57-4B3B-8AFF-A79AF70E5A5A/GUID-0A61EEC9-2B95-4C27-B219-18D27C8F9430
        3. 7.12.1.3 QSPI 开关特性 #GUID-D1480E86-4079-4A44-A68A-26C2D9F4506B/T4362547-64 #GUID-D1480E86-4079-4A44-A68A-26C2D9F4506B/T4362547-65
      2. 7.12.2 多缓冲/标准串行外设接口 (MibSPI)
        1. 7.12.2.1 MibSPI 外设说明
        2. 7.12.2.2 MibSPI 发送和接收 RAM 组织结构
          1. 7.12.2.2.1 SPI 时序条件
          2. 7.12.2.2.2 SPI 控制器模式开关参数(时钟相位 = 0、SPICLK = 输出、SPISIMO = 输出和 SPISOMI = 输入) #GUID-3DD8619F-41DB-47CF-9AF7-5916CFF97E61/T4362547-236 #GUID-3DD8619F-41DB-47CF-9AF7-5916CFF97E61/T4362547-237 #GUID-3DD8619F-41DB-47CF-9AF7-5916CFF97E61/T4362547-238
          3. 7.12.2.2.3 SPI 控制器模式开关参数(时钟相位 = 1、SPICLK = 输出、SPISIMO = 输出和 SPISOMI = 输入) #GUID-220CE6B8-D17E-48AF-BF69-AAEC97D55C95/T4362547-244 #GUID-220CE6B8-D17E-48AF-BF69-AAEC97D55C95/T4362547-245 #GUID-220CE6B8-D17E-48AF-BF69-AAEC97D55C95/T4362547-246
        3. 7.12.2.3 SPI 外设模式 I/O 时序
          1. 7.12.2.3.1 SPI 外设模式开关参数(SPICLK = 输入、SPISIMO = 输入和 SPISOMI = 输出) #GUID-BF2B230C-8F03-4C6A-A240-6DFD0CEC87C8/T4362547-70 #GUID-BF2B230C-8F03-4C6A-A240-6DFD0CEC87C8/T4362547-71 #GUID-BF2B230C-8F03-4C6A-A240-6DFD0CEC87C8/T4362547-73
      3. 7.12.3 以太网交换机 (RGMII/RMII/MII) 外设
        1. 7.12.3.1  RGMII/RMII/MII 时序条件
        2. 7.12.3.2  RGMII 发送时钟开关特性
        3. 7.12.3.3  RGMII 发送数据和控制开关特性
        4. 7.12.3.4  RGMII 接收时钟时序要求
        5. 7.12.3.5  RGMII RX 和 TX 时序图
        6. 7.12.3.6  RGMII 接收数据和控制时序要求
        7. 7.12.3.7  RMII 发送时钟开关特性
        8. 7.12.3.8  RMII 发送数据和控制开关特性
        9. 7.12.3.9  RMII 接收时钟时序要求
        10. 7.12.3.10 RMII 接收数据和控制时序要求
        11. 7.12.3.11 MII 发送开关特性
        12. 7.12.3.12 MII 接收时钟时序要求
        13. 7.12.3.13 MII 接收时序要求
        14. 7.12.3.14 MII 发送时钟时序要求
        15. 7.12.3.15 MDIO 接口时序
      4. 7.12.4 LVDS 仪表和测量外设
        1. 7.12.4.1 LVDS 接口配置
        2. 7.12.4.2 LVDS 接口时序
      5. 7.12.5 UART 外设
        1. 7.12.5.1 SCI 时序要求
      6. 7.12.6 内部集成电路接口 (I2C)
        1. 7.12.6.1 I2C 时序要求 #GUID-5F6D5D17-1161-44B3-ABD1-283215937B93/T4362547-185
      7. 7.12.7 增强型脉宽调制器 (ePWM)
      8. 7.12.8 通用输入/输出
        1. 7.12.8.1 输出时序的开关特性和负载电容间的关系 (CL) #GUID-918A19D2-41ED-481C-96AE-E1C69B8B3446/T4362547-45 #GUID-918A19D2-41ED-481C-96AE-E1C69B8B3446/T4362547-50
    13. 7.13 仿真和调试
      1. 7.13.1 仿真和调试说明
      2. 7.13.2 JTAG 接口
        1. 7.13.2.1 IEEE 1149.1 JTAG 的时序要求
        2. 7.13.2.2 IEEE 1149.1 JTAG 的开关特性
      3. 7.13.3 ETM 跟踪接口
        1. 7.13.3.1 ETM 跟踪时序要求
        2. 7.13.3.2 ETM 跟踪开关特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 子系统
      1. 8.3.1 射频 (RF) 和模拟子系统
        1. 8.3.1.1 射频时钟子系统
        2. 8.3.1.2 发送子系统
        3. 8.3.1.3 接收子系统
      2. 8.3.2 处理器子系统
      3. 8.3.3 汽车接口
    4. 8.4 其他子系统
      1. 8.4.1 硬件加速器子系统
      2. 8.4.2 安全性 – 硬件安全模块
      3. 8.4.3 用于用户应用的 ADC 通道(服务)
  10. 监控和诊断
    1. 9.1 监测和诊断机制
  11. 10应用、实现和布局
    1. 10.1 应用信息
    2. 10.2 短距离和中距离雷达
    3. 10.3 参考原理图
  12. 11器件和文档支持
    1. 11.1 器件支持
    2. 11.2 器件命名规则
    3. 11.3 工具与软件
    4. 11.4 文档支持
    5. 11.5 支持资源
    6. 11.6 商标
    7. 11.7 静电放电警告
    8. 11.8 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
  • AMQ|248
散热焊盘机械数据 (封装 | 引脚)
订购信息

修订历史记录

All Revision History Changes Intro HTMLNovember 30, 2024 to December 30, 2024 (from RevisionA (November 2024)to RevisionB (December 2024))

  • (说明):从器件说明表中删除了 x 标记的 OPNGo
  • (信号说明 - 数字):向 MSS_EPWMA_SYNCO 表条目添加了 A7 和 B11Go
  • (OTP 电子保险丝编程的建议运行条件):更新了有关 VPP 电源最大持续时间的信息Go
  • (功耗摘要_LOP):更新了待定值Go
  • (射频规格):更新了“噪声系数、带内 P1dB 与接收器增益间的关系”Go
  • (RGMII RX 和 TX 时序图):添加了“RGMII RX 和 TX 时序图”一节Go
  • (RGMII RX 和 TX 时序图):更新了表中的 RX 和 TX 延迟信息Go
  • (RGMII 接收数据和控制时序要求):将保持和建立时间从 1ns 更新为 1.25nsGo
  • (器件命名规则):更新了器件命名规则Go

All Revision History Changes Intro HTMLJanuary 1, 2024 to November 30, 2024 (from Revision* (January 2024)to RevisionA (November 2024))

  • (特性):添加了有关电源管理解决方案的建议Go
  • (说明):更新了 ES2.0 器件可订购器件型号 (OPN)Go
  • (说明):从器件说明表中删除了 x 标记的 OPNGo
  • (功能方框图):更新了图表以删除脚注Go
  • (器件比较):更新了表中的 AWR2243Go
  • (信号说明 - 数字):更正了 MSS_RGMII_RDx 引脚的说明Go
  • (信号说明 - 数字):添加了有关使用 MSS_MIBSPIB 信号的表注Go
  • (信号说明 - 数字):从 TRACE_CLK 和 TRACE_CTL 中删除了引脚 C20 和 B20Go
  • (建议运行条件):更新了 1.2V 数字电源和 SRAM 电源以及 1.8V 电源的最大值Go
  • (VPP 规格)- 保修影响:重新表述部分Go
  • (电源规格):添加了电源纹波规格Go
  • (电源规格):添加了有关电源管理解决方案的建议Go
  • (功耗摘要):在 ES2.0 器件的表电源端子上的最大电流额定值 中,将 1.2V 和 1.8V 的最大峰值电流值分别从 2100mA 和 600mA 更新为 2000mA 和 550mAGo
  • (功耗摘要):更新了 ES2.0 器件的表电源端子上的平均功耗 中的说明条件和功率值Go
  • (射频规格):将 ES2.0 器件中的典型 1dB 压缩点(带外)从 -11dBm 改进为 -8dBmGo
  • (射频规格):更新了 1dB 压缩点(带外)测量技术的表注,并为 VCO2 范围添加了新注释Go
  • (射频规格):更新了本节中的噪声系数、带内 P1dB 与接收器增益间的关系图Go
  • (射频 (RF) 规格):将中频带宽 (IF BW) 更正为 20MHzGo
  • (时钟规格):更新/更改了“晶体电气特性(振荡器模式)”以反映正确的器件工作温度范围Go
  • (QSPI 时序条件):将输出负载电容从 2pF 更新为 5pFGo
  • (QSPI 时序要求):将建立时间(Q12 和 Q14)从 13.2ns 更新为 5nsGo
  • (QSPI 开关特性):sclk 周期时间 从 15ns 更新/更改为 12.5ns;Go
  • (QSPI 开关特性):sclk 脉冲持续时间,即 [Q2、Q3] 从 0.5*P – 1.5 更新/更改为 0.5*P – 0.625(最小值)Go
  • (QSPI 开关特性):sclk 下降沿到 d[0] 转换的延迟时间,即 [Q6、Q9] 从 5.5ns 更新/更改为 2ns(最大值)以及从 -2.5ns 更新/更改为 -4.5ns(最小值)Go
  • (SPI 时序条件):CLOAD 输出负载电容 从 15pF 更新/更改为 20pF(最大值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 0):SPICLK 周期时间 从 40ns 更新/更改为 20ns;Go
  • (SPI 控制器模式开关参数,时钟相位 = 0):SPICLK 脉冲持续时间,即 [Q2、Q3] 从 0.5tc(SPC)M +- 4 更新/更改为 0.5tc(SPC)M +- 2(最小值/最大值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 0):在 SPICLK 低电平之前 SPISIMO 有效的延迟时间,即 [Q4] 从 0.5tc(SPC)M – 14 更新/更改为 0.5tc(SPC)M – 7(最小值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 0):在 SPICLK 低电平之后 SPISIMO 数据有效的有效时间,即 [Q5] 从 0.5tc(SPC)M – 18 更新/更改为 0.5tc(SPC)M – 8(最小值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 0):在 SPICLK 之后 SPISOMI 数据有效的保持时间,即 [Q9] 从 3ns 更新/更改为 2ns(最小值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 1):SPICLK 周期时间 从 40ns 更新/更改为 20ns;Go
  • (SPI 控制器模式开关参数,时钟相位 = 1):SPICLK 脉冲持续时间,即 [Q2、Q3] 从 0.5tc(SPC)M +- 4 更新/更改为 0.5tc(SPC)M +- 2(最小值/最大值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 1):在 SPICLK 低电平之前 SPISIMO 有效的延迟时间,即 [Q4] 从 0.5tc(SPC)M – 14 更新/更改为 0.5tc(SPC)M – 7(最小值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 1):在 SPICLK 低电平之后 SPISIMO 数据有效的有效时间,即 [Q5] 从 0.5tc(SPC)M – 18 更新/更改为 0.5tc(SPC)M – 8(最小值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 1):在 SPICLK 之后 SPISOMI 数据有效的保持时间,即 [Q9] 从 3ns 更新/更改为 2ns(最小值)Go
  • (SPI 外设模式开关参数):SPICLK 周期时间 从 50ns 更新/更改为 20ns;Go
  • (SPI 外设模式开关参数):SPICLK 脉冲持续时间,即 [Q2、Q3] 从 20ns 更新/更改为 8ns(最小值)Go
  • (SPI 外设模式开关参数):SPICLK 之前的 SPISIMO 建立时间,即 [Q6] 从 6ns 更新/更改为 2.1ns(最小值)Go
  • 更新了 RGMII/RMII/MII 时序条件Go
  • (RGMII 接收数据和控制时序要求):保持时间,即 [No. 6] 从 4.5ns 更新/更改为 1ns(最小值)Go
  • (RMII 发送数据和控制开关特性):REF_CLK 高电平到所选发送信号有效的延迟时间,即 [RMII 11] 从 3ns 更新/更改为 2ns(最小值)Go
  • (MII 发送开关特性):miin_txclk 到发送所选信号有效的延迟时间,即 [No. 1] 从 3ns 更新/更改为 0ns(最小值)Go
  • (LVDS 接口配置):将 LVDS 中数据通道数量的拼写错误从“4”更正为“2”Go
  • (IEEE 1149.1 JTAG 的开关特性):TCK 低电平到 TDO 有效的延迟时间,即 [No. 2] 从 27.1ns 更新/更改为 21ns(最大值)Go
  • 将带宽 (BW) 更新为 20MHzGo
  • (用于用户应用的 ADC 通道(服务)):向该部分添加了一个图Go
  • (监测和诊断机制):更新了该部分并添加了安全相关配套资料参考的注释Go
  • (监测和诊断机制):由于设计中不支持多项式,因此删除了 CRC-8 支持Go
  • 向器件命名规则添加了封装Go
日期 修订版本 说明
2024 年 1 月 * 初始发行版

All Revision History Changes Intro HTMLDecember 1, 2021 to March 14, 2023 (from Revision* (November 2021)to RevisionA (March 2023))

  • (特性):添加了有关电源管理解决方案的建议Go
  • (说明):更新了 ES2.0 器件可订购器件型号 (OPN)Go
  • (说明):从器件说明表中删除了 x 标记的 OPNGo
  • (功能方框图):更新了图表以删除脚注Go
  • (器件比较):更新了表中的 AWR2243Go
  • (信号说明 - 数字):更正了 MSS_RGMII_RDx 引脚的说明Go
  • (信号说明 - 数字):添加了有关使用 MSS_MIBSPIB 信号的表注Go
  • (信号说明 - 数字):从 TRACE_CLK 和 TRACE_CTL 中删除了引脚 C20 和 B20Go
  • 根据 Starfish 条目检查/更新了此处的值Go
  • (建议运行条件):更新了 1.2V 数字电源和 SRAM 电源以及 1.8V 电源的最大值Go
  • (VPP 规格)- 保修影响:重新表述部分Go
  • (电源规格):添加了电源纹波规格Go
  • (电源规格):添加了有关电源管理解决方案的建议Go
  • (功耗摘要):在 ES2.0 器件的表电源端子上的最大电流额定值 中,将 1.2V 和 1.8V 的最大峰值电流值分别从 2100mA 和 600mA 更新为 2000mA 和 550mAGo
  • (功耗摘要):更新了 ES2.0 器件的表电源端子上的平均功耗 中的说明条件和功率值Go
  • (射频规格):将 ES2.0 器件中的典型 1dB 压缩点(带外)从 -11dBm 改进为 -8dBmGo
  • (射频规格):更新了 1dB 压缩点(带外)测量技术的表注,并为 VCO2 范围添加了新注释Go
  • (射频规格):更新了本节中的噪声系数、带内 P1dB 与接收器增益间的关系图Go
  • (时钟规格):更新/更改了“晶体电气特性(振荡器模式)”以反映正确的器件工作温度范围Go
  • (QSPI 时序条件):将输出负载电容从 2pF 更新为 5pFGo
  • (QSPI 时序要求):将建立时间(Q12 和 Q14)从 13.2ns 更新为 5nsGo
  • (QSPI 开关特性):sclk 周期时间 从 15ns 更新/更改为 12.5ns;Go
  • (QSPI 开关特性):sclk 脉冲持续时间,即 [Q2、Q3] 从 0.5*P – 1.5 更新/更改为 0.5*P – 0.625(最小值)Go
  • (QSPI 开关特性):sclk 下降沿到 d[0] 转换的延迟时间,即 [Q6、Q9] 从 5.5ns 更新/更改为 2ns(最大值)以及从 -2.5ns 更新/更改为 -4.5ns(最小值)Go
  • (SPI 时序条件):CLOAD 输出负载电容 从 15pF 更新/更改为 20pF(最大值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 0):SPICLK 周期时间 从 40ns 更新/更改为 20ns;Go
  • (SPI 控制器模式开关参数,时钟相位 = 0):SPICLK 脉冲持续时间,即 [Q2、Q3] 从 0.5tc(SPC)M +- 4 更新/更改为 0.5tc(SPC)M +- 2(最小值/最大值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 0):在 SPICLK 低电平之前 SPISIMO 有效的延迟时间,即 [Q4] 从 0.5tc(SPC)M – 14 更新/更改为 0.5tc(SPC)M – 7(最小值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 0):在 SPICLK 低电平之后 SPISIMO 数据有效的有效时间,即 [Q5] 从 0.5tc(SPC)M – 18 更新/更改为 0.5tc(SPC)M – 8(最小值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 0):在 SPICLK 之后 SPISOMI 数据有效的保持时间,即 [Q9] 从 3ns 更新/更改为 2ns(最小值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 1):SPICLK 周期时间 从 40ns 更新/更改为 20ns;Go
  • (SPI 控制器模式开关参数,时钟相位 = 1):SPICLK 脉冲持续时间,即 [Q2、Q3] 从 0.5tc(SPC)M +- 4 更新/更改为 0.5tc(SPC)M +- 2(最小值/最大值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 1):在 SPICLK 低电平之前 SPISIMO 有效的延迟时间,即 [Q4] 从 0.5tc(SPC)M – 14 更新/更改为 0.5tc(SPC)M – 7(最小值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 1):在 SPICLK 低电平之后 SPISIMO 数据有效的有效时间,即 [Q5] 从 0.5tc(SPC)M – 18 更新/更改为 0.5tc(SPC)M – 8(最小值)Go
  • (SPI 控制器模式开关参数,时钟相位 = 1):在 SPICLK 之后 SPISOMI 数据有效的保持时间,即 [Q9] 从 3ns 更新/更改为 2ns(最小值)Go
  • (SPI 外设模式开关参数):SPICLK 周期时间 从 50ns 更新/更改为 20ns;Go
  • (SPI 外设模式开关参数):SPICLK 脉冲持续时间,即 [Q2、Q3] 从 20ns 更新/更改为 8ns(最小值)Go
  • (SPI 外设模式开关参数):SPICLK 之前的 SPISIMO 建立时间,即 [Q6] 从 6ns 更新/更改为 2.1ns(最小值)Go
  • (RGMII 接收数据和控制时序要求):保持时间,即 [No. 6] 从 4.5ns 更新/更改为 1ns(最小值)Go
  • (RMII 发送数据和控制开关特性):REF_CLK 高电平到所选发送信号有效的延迟时间,即 [RMII 11] 从 3ns 更新/更改为 2ns(最小值)Go
  • (MII 发送开关特性):miin_txclk 到发送所选信号有效的延迟时间,即 [No. 1] 从 3ns 更新/更改为 0ns(最小值)Go
  • (LVDS 接口配置):将 LVDS 中数据通道数量的拼写错误从“4”更正为“2”Go
  • (IEEE 1149.1 JTAG 的开关特性):TCK 低电平到 TDO 有效的延迟时间,即 [No. 2] 从 27.1ns 更新/更改为 21ns(最大值)Go
  • 将带宽 (BW) 更新为 20MHzGo
  • (用于用户应用的 ADC 通道(服务)):向该部分添加了一个图Go
  • (监测和诊断机制):更新了该部分并添加了安全相关配套资料参考的注释Go
  • (监测和诊断机制):由于设计中不支持多项式,因此删除了 CRC-8 支持Go