ZHCSVQ6 April   2024 DLPC7530

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电源电气特性
    6. 5.6  引脚电气特性
    7. 5.7  DMD HSSI 电气特性
    8. 5.8  DMD 低速 LVDS 电气特性
    9. 5.9  V-by-One 接口电气特性
    10. 5.10 FPD-Link LVDS 电气特性
    11. 5.11 USB 电气特性
    12. 5.12 系统振荡器时序要求
    13. 5.13 电源和复位时序要求
    14. 5.14 DMD HSSI 时序要求
    15. 5.15 DMD 低速 LVDS 时序要求
    16. 5.16 V-by-One 接口一般时序要求
    17. 5.17 FPD-Link 接口一般时序要求
    18. 5.18 并行接口一般时序要求
    19. 5.19 源帧时序要求
    20. 5.20 同步串行端口接口时序要求
    21. 5.21 控制器和目标 I2C 接口时序要求
    22. 5.22 可编程输出时钟时序要求
    23. 5.23 JTAG 边界扫描接口时序要求(仅限调试)
    24. 5.24 JTAG ARM 多 ICE 接口时序要求(仅限调试)
    25. 5.25 多跟踪 ETM 接口时序要求
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 输入源
      2. 6.3.2 处理延迟
      3. 6.3.3 并行接口
      4. 6.3.4 FPD-Link 接口
      5. 6.3.5 V-by-One 接口
      6. 6.3.6 DMD (HSSI) 接口
      7. 6.3.7 程序存储器闪存接口
      8. 6.3.8 GPIO 支持的功能
      9. 6.3.9 调试支持
    4. 6.4 器件工作模式
      1. 6.4.1 待机模式
      2. 6.4.2 工作模式
        1. 6.4.2.1 正常配置
        2. 6.4.2.2 低延时配置
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
  9. 电源相关建议
    1. 8.1 电源管理
    2. 8.2 热插拔用法
    3. 8.3 未使用的输入源接口的电源
    4. 8.4 电源
      1. 8.4.1 1.15V 电源
      2. 8.4.2 1.21V 电源
      3. 8.4.3 1.8V 电源
      4. 8.4.4 3.3V 电源
  10. 布局
    1. 9.1 布局指南
      1. 9.1.1  通用布局准则
      2. 9.1.2  电源布局指南
      3. 9.1.3  内部控制器 PLL 电源布局指南
      4. 9.1.4  DLPC7530 基准时钟布局指南
        1. 9.1.4.1 建议的晶体振荡器配置
      5. 9.1.5  V-by-One 接口布局注意事项
      6. 9.1.6  FPD-Link 接口布局注意事项
      7. 9.1.7  USB 接口布局注意事项
      8. 9.1.8  DMD 接口布局注意事项
      9. 9.1.9  未使用 CMOS 类型引脚的一般处理指南
      10. 9.1.10 最大引脚对引脚 PCB 互连蚀刻长度
    2. 9.2 散热注意事项
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 第三方米6体育平台手机版_好二三四免责声明
      2. 10.1.2 器件命名规则
        1. 10.1.2.1 器件标识
        2. 10.1.2.2 封装数据
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
      1. 10.6.1 视频时序参数定义
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
    1.     92

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

DLPC7530 ZDC 封装676 引脚 PBGA顶视图图 4-1 ZDC 封装676 引脚 PBGA顶视图
表 4-1 初始化、板级测试和调试
引脚类型(1)说明
名称编号
POSENSEAE27I8上电检测:由外部电压监测电路提供的信号
(“0”= 所有控制器电源电压不处于有效电平,“1”=所有控制器电源电压均已达到指定最小电压的 90%)
在指定的 PWRGOOD 下降沿之后将此信号驱动至非活动(低电平)。有关具体的时序要求以及所需的上电和断电序列,请参阅节 5.13
此引脚包含迟滞。
PWRGOODAG30I8电源正常状态指示:电压监测器的外部电源提供的信号
为高值表示所有电源都在工作电压规格范围内,系统可以安全地退出其复位状态。从高电平到低电平的转换表示控制器或 DMD 电源电压降至额定最小电平以下。这种转换必须发生在根据指定时序的电源电压下降之前,因为这是对即将发生的功率损耗情况的预警。
此警告是增强长期 DMD 可靠性所必需的。当 PWRGOOD 在指定的最短时间内变为低电平时,执行 DMD 停止和完全控制器复位以保护 DMD。请注意,控制器和 DMD 电源电压必须都在工作电压电平范围内,才能成功执行 DMD 停止。最短 PWRGOOD 失效时间用于保护系统输入免受干扰。当 PWRGOOD 为低电平时,控制器保持在复位状态。
有关具体的时序要求以及所需的上电和断电序列,请参阅节 5.13
此引脚包含迟滞。
EXT_ARSTZAF29O8外部复位:通用复位输出
(“0”= 复位,“1”= 正常工作)
在 POSENSE 置为低电平时,该输出立即置为低电平,并在 POSENSE 保持低电平时保持低电平。POSENSE 置为高电平后,该信号保持低电平,直到软件释放。在检测到 PWRGOOD 变为低电平或任何内部生成的复位后,该信号也会在大约 5µs 时置位为低电平。在所有情况下,该信号保持低电平有效至少 2ms。
注意:此信号也可通过软件寄存器独立驱动。
MTR_ARSTZAF27O8色轮电机控制器复位:色轮电机控制器复位输出
(“0”= 复位,“1”= 正常工作)
在 POSENSE 置为低电平时,该输出立即置为低电平,并在 POSENSE 保持低电平时保持低电平。POSENSE 置为高电平后,该信号保持低电平,直到软件释放。在检测到 PWRGOOD 变为低电平或任何内部生成的复位后,该信号也会在大约 5µs 时置位为低电平。在所有情况下,该信号保持低电平有效至少 2ms。
注意:此信号也可通过软件寄存器独立驱动。

TCKAK19I8JTAG、ARM-ICE 和 CPU MBIST 串行数据时钟。
此信号由 JTAG、ARM-ICE(仅限 TI 测试)和 CPU MBIST(仅限制造测试)操作共享。
包括一个弱内部下拉电阻
TMS1AH20I8JTAG 测试模式选择
包括一个弱内部上拉电阻
TMS2AJ20I8ARM-ICE 测试模式选择
对于正常运行,该引脚必须保持开路或未连接。包含一个弱内部上拉电阻
TMS3AK20I8CPU MBIST 测试模式选择
对于正常运行,该引脚必须保持开路或未连接。包含一个弱内部上拉电阻
TRSTZAG21I8JTAG、ARM-ICE 和 CPU MBIST 复位。
此信号在 JTAG、ARM-ICE(只适用于 TI 测试)和 CPU MBIST(只适用于制造测试)操作间共用。
为了实现正常运行,这个引脚必须通过一个值为 8kΩ 或者更低的外部电阻器被下拉至地。若在正常运行期间未能将该引脚拉低,会导致启动和初始化问题。
对于 JTAG 边界扫描、ARM-ICE 调试操作或 CPU MBIST,该引脚必须上拉或保持断开状态。包含内部弱上拉和迟滞
TDIAG20I8JTAG、ARM-ICE 和 CPU MBIST:串行数据输入
包括一个弱内部上拉电阻
TDO1AG19O8JTAG 串行数据输出
TDO2AH19O8ARM-ICE 串行数据输出
对于正常运行,该引脚必须保持开路或未连接。
TDO3AJ19O8CPU MBIST 串行数据输出
对于正常运行,该引脚必须保持开路或未连接状态。
ETM_TRACECLKC30O8TI 内部使用。必须保持未连接状态(用于跟踪调试的时钟)
ETM_TRACECTLD30O8TI 内部使用。必须保持未连接状态(用于跟踪调试的控制)
ICTSENK26I8IC 三态使能(高电平有效)
置位该信号会将所有输出转换为三态(JTAG 接口除外)。
包含一个弱内部下拉电阻,然而,为了增加保护,建议使用一个外部下拉电阻。还包括迟滞
ICTSEM26I8TI 内部使用。包含一个弱内部下拉电阻,然而,为了增加保护,建议使用一个外部下拉电阻。还包括迟滞
TSTPT_0E29B8测试引脚 0
该引脚需要一个值 ≤ 10kΩ 的外部下拉或上拉电阻器(具体取决于所需的调试输出,如下所述)。
三态,而 PWRGOOD 置位为低电平。可以将其驱动为输出以供调试使用,如节 6.3.9 中所述。
TSTPT_1E30B8测试引脚 1
该引脚需要一个值 ≤ 10kΩ 的外部下拉或上拉电阻器(具体取决于所需的调试输出,如下所述)。
三态,而 PWRGOOD 置位为低电平。可以将其驱动为输出以供调试使用,如节 6.3.9 中所述。
TSTPT_2F26B8测试引脚 2
该引脚需要一个值 ≤ 10kΩ 的外部下拉或上拉电阻器(具体取决于所需的调试输出,如下所述)。
三态,而 PWRGOOD 置位为低电平。可以将其驱动为输出以供调试使用,如节 6.3.9 中所述。
TSTPT_3F27B8测试引脚 3
该引脚需要一个值 ≤ 10kΩ 的外部下拉或上拉电阻器(具体取决于所需的调试输出,如下所述)。
三态,而 PWRGOOD 置位为低电平。可以将其驱动为输出以供调试使用,如节 6.3.9 中所述。
TSTPT_4F28B8测试引脚 4
此引脚需要一个外部下拉电阻器 (≤ 10kΩ)。
三态,而 PWRGOOD 置位为低电平。可以将其驱动为输出以供调试使用,如节 6.3.9 中所述。
TSTPT_5F29B8测试引脚 5
此引脚需要一个外部下拉电阻器 (≤ 10kΩ)。
三态,而 PWRGOOD 置位为低电平。可以将其驱动为输出以供调试使用,如节 6.3.9 中所述。
TSTPT_6G26B8测试引脚 6
此引脚需要一个外部下拉电阻器 (≤ 10kΩ)。
三态,而 PWRGOOD 置位为低电平。可以将其驱动为输出以供调试使用,如节 6.3.9 中所述。
TSTPT_7G28B8测试引脚 7
此引脚需要一个外部下拉电阻器 (≤ 10kΩ)。
三态,而 PWRGOOD 置位为低电平。可以将其驱动为输出以供调试使用,如节 6.3.9 中所述。
HWTEST_ENL26I8制造测试使能信号。
该信号必须直接连接到 PCB 的接地端才能正常运行。
内部弱下拉电阻和迟滞
更多有关 I/O 定义的信息,请参阅表 4-13
表 4-2 模拟前端
引脚类型(1)说明
名称编号
AFE_ARSTZK2O8外部复位:为模拟前端提供
(“0”= 复位,“1”= 正常工作)
当 POSENSE 置为低电平时,该输出立即置为低电平;当 POSENSE 保持低电平时,该输出保持低电平。POSENSE 置为高电平后,该信号保持低电平,直到软件释放。在检测到 PWRGOOD 变为低电平或任何内部生成的复位后,该信号也会在大约 ‌‌5µs‌ 时置位为低电平。在所有情况下,该信号保持低电平有效至少 2ms。
注意:此信号也可通过软件寄存器独立驱动。
AFE_CLKK3O8外部时钟:为模拟前端提供固定 5MHz 时钟以支持视频解码器操作
AFE_IRQK4I8外部中断:提供以支持模拟前端
(“0”= 无中断,“1”= 中断)
包括弱内部下拉电阻和迟滞
ALF_VSYNCK5I8专用 VSYNC:提供以支持模拟前端自动锁定功能
包括弱内部下拉电阻和迟滞
ALF_HSYNCJ1I8专用 HSYNC:提供以支持模拟前端自动锁定功能
包括弱内部下拉电阻和迟滞
ALF_CSYNCJ2I8专用复合同步(绿色上的同步):提供以支持模拟前端自动锁定功能
包括弱内部下拉电阻和迟滞。
更多有关 I/O 定义的信息,请参阅表 4-13
表 4-3 V-by-One® 接口输入数据和控制
引脚类型(1)说明(2)(3)
名称编号
VX1_DATA0_P
VX1_DATA0_N
VX1_DATA1_P
VX1_DATA1_N
VX1_DATA2_P
VX1_DATA2_N
VX1_DATA3_P
VX1_DATA3_N
VX1_DATA4_P
VX1_DATA4_N
VX1_DATA5_P
VX1_DATA5_N
VX1_DATA6_P
VX1_DATA6_N
VX1_DATA7_P
VX1_DATA7_N
C18
D18
A19
B19
C20
D20
A21
B21
C22
D22
A23
B23
C24
D24
A25
B25
I1V-by-One 接口数据通道
VX1_HTPDNE17O4V-by-One 接口热插拔检测(控制器接收器将此信号拉低,以向发送器指示其存在)
该信号在控制器输出端开漏。发送器需要一个上拉电阻。
VX1_LOCKNE19O4V-by-One 接口时钟检测锁定(控制器接收器将此信号拉至低电平,以指示时钟提取锁定到发送器)
该信号在控制器输出端开漏。发送器需要一个上拉电阻。
VX1_CM_CKREF0
VX1_CM_CKREF1
VX1_CM_CKREF2
VX1_CM_CKREF3
E20
E21
E23
E24
I1V-by-One 保留:将这些保留的引脚接地。
VX1_CM_AMOUT0
VX1_CM_AMOUT1
VX1_CM_AMOUT2
VX1_CM_AMOUT3
F19
F21
F22
F23
O1V-by-One 保留:这些引脚被保留且必须保持未连接状态。
更多有关 I/O 定义的信息,请参阅表 4-13
根据输入源的带宽要求,该系统支持单通道、双通道、4 通道或 8 通道运行。所有未使用的数据通道的输入都必须保持开路状态。
V-by-One 端口支持受限通道重映射,有助于优化电路板布局布线。更多详细信息,请参阅节 6.3.5
表 4-4 OpenLDI (FPD-Link I)端口输入数据和控制
引脚类型(1)‌说明(2)(3)
名称编号
FPDA_CLK_P
FPDA_CLK_N
H3
H4
I5FPD-Link 端口 A 时钟通道
FPDA_DATAA_P
FPDA_DATAA_N
FPDA_DATAB_P
FPDA_DATAB_N
FPDA_DATAC_P
FPDA_DATAC_N
FPDA_DATAD_P
FPDA_DATAD_N
FPDA_DATAE_P
FPDA_DATAE_N
G1
G2
F3
F4
E1
E2
D3
D4
C1
C2
I5FPD-Link 端口 A 数据通道
FPDB_CLK_P
FPDB_CLK_N
A4
B4
I5FPD-Link 端口 B 时钟通道
FPDB_DATAA_P
FPDB_DATAA_N
FPDB_DATAB_P
FPDB_DATAB_N
FPDB_DATAC_P
FPDB_DATAC_N
FPDB_DATAD_P
FPDB_DATAD_N
FPDB_DATAE_P
FPDB_DATAE_N
C5
D5
A6
B6
C7
D7
A8
B8
C9
D9
I5FPD-Link 端口 B 数据通道
FPDC_CLK_P
FPDC_CLK_N
A10
B10
I5FPD-Link 端口 C - 保留仅供并行端口使用。
FPDC_DATAA_P
FPDC_DATAA_N
FPDC_DATAB_P
FPDC_DATAB_N
FPDC_DATAC_P
FPDC_DATAC_N
FPDC_DATAD_P
FPDC_DATAD_N
FPDC_DATAE_P
FPDC_DATAE_N
C11
D11
A12
B12
C13
D13
A14
B14
C15
D15
I5FPD-Link 端口 C 数据通道 - 保留仅供并行端口使用。
更多有关 I/O 定义的信息,请参阅表 4-13
本文档中的 FPD 和 FPD-Link 两个术语指的是 OpenLDI (FPD-Link I)。
将任何未使用的端口的输入端接地,或通过外部电阻器拉至接地。
表 4-5 并行端口输入数据和控制
引脚类型(1)说明
并行 RGB 模式
名称编号
PCLK (FPDB_DATAB_N)B6I6像素时钟
VSYNC (FPDA_DATAE_P)C1I6Vsync
HSYNC (FPDA_DATAE_N)C2I6Hsync
DATEN (FPDB_DATAE_N)D9I6数据有效(2)
FIELD (FPDC_DATAE_P)C15I6场 - 这可用作隔行扫描源的 2D 场信号,以及用于抽取帧序列 3D 源的 3D TOPFIELD 信号。
3D_REF (FPDC_DATAE_N)D15I63D 左/右基准
(RGB 10,10,10)
PDATA_A0 (FPDA_CLK_P)
PDATA_A1 (FPDA_CLK_N)
PDATA_A2 (FPDA_DATAA_P)
PDATA_A3 (FPDA_DATAA_N)
PDATA_A4 (FPDA_DATAB_P)
PDATA_A5 (FPDA_DATAB_N)
PDATA_A6 (FPDA_DATAC_P)
PDATA_A7 (FPDA_DATAC_N)
PDATA_A8 (FPDA_DATAD_P)
PDATA_A9 (FPDA_DATAD_N)
H3
H4
G1
G2
F3
F4
E1
E2
D3
D4
I6通道 A 数据(位权重 0.25)
通道 A 数据(位权重 0.5)
通道 A 数据(位权重 1)
通道 A 数据(位权重 2)
通道 A 数据(位权重 4)
通道 A 数据(位权重 8)
通道 A 数据(位权重 16)
通道 A 数据(位权重 32)
通道 A 数据(位权重 64)
通道 A 数据(位权重 128)
(RGB 10,10,10)
PDATA_B0 (FPDB_CLK_P)
PDATA_B1 (FPDB_CLK_N)
PDATA_B2 (FPDB_DATAA_P)
PDATA_B3 (FPDB_DATAA_N)
PDATA_B4 (FPDB_DATAB_P)
PDATA_B5 (FPDB_DATAC_P)
PDATA_B6 (FPDB_DATAC_N)
PDATA_B7 (FPDB_DATAD_P)
PDATA_B8 (FPDB_DATAD_N)
PDATA_B9 (FPDB_DATAE_P)
A4
B4
C5
D5
A6
C7
D7
A8
B8
C9
I6通道 B 数据(位权重 0.25)
通道 B 数据(位权重 0.5)
通道 B 数据(位权重 1)
通道 B 数据(位权重 2)
通道 B 数据(位权重 4)
通道 B 数据(位权重 8)
通道 B 数据(位权重 16)
通道 B 数据(位权重 32)
通道 B 数据(位权重 64)
通道 B 数据(位权重 128)
(RGB 10,10,10)
PDATA_C0 (FPDC_CLK_P)
PDATA_C1 (FPDC_CLK_N)
PDATA_C2 (FPDC_DATAA_P)
PDATA_C3 (FPDC_DATAA_N)
PDATA_C4 (FPDC_DATAB_P)
PDATA_C5 (FPDC_DATAB_N)
PDATA_C6 (FPDC_DATAC_P)
PDATA_C7 (FPDC_DATAC_N)
PDATA_C8 (FPDC_DATAD_P)
PDATA_C9 (FPDC_DATAD_N)
A10
B10
C11
D11
A12
B12
C13
D13
A14
B14
I6通道 C 数据(位权重 0.25)
通道 C 数据(位权重 0.5)
通道 C 数据(位权重 1)
通道 C 数据(位权重 2)
通道 C 数据(位权重 4)
通道 C 数据(位权重 8)
通道 C 数据(位权重 16)
通道 C 数据(位权重 32)
通道 C 数据(位权重 64)
通道 C 数据(位权重 128)
更多有关 I/O 定义的信息,请参阅表 4-13
如果没有主动驱动 DATEN,则必须使用弱上拉电阻(50kΩ 最大值)将其上拉至3.3V。
表 4-6 DMD 复位和低速接口
引脚类型(1)说明
名称编号
DMD_LS0_CLK_P
DMD_LS0_CLK_N
AH17
AG17
O2DMD 低速差分接口,端口 0 时钟
DMD_LS0_WDATA_P
DMD_LS0_WDATA_N
AK16
AJ16
O2DMD 低速差分接口,端口 0 写入数据
DMD_LS1_CLK_P
DMD_LS1_CLK_N
AH15
AG15
O2DMD 低速差分接口,端口 1 时钟(2)
DMD_LS1_WDATA_P
DMD_LS1_WDATA_N
AK14
AJ14
O2DMD 低速差分接口,端口 1 写入数据(2)
DMD_LS0_RDATAAH13I3DMD,低速单端串行接口,端口 0 读取数据(3)
DMD_LS1_RDATAAG13I3DMD,低速单端串行接口,端口 1 读取数据(2)(3)。如果未使用此端口,则该信号需要外部上拉或下拉,以保持此输入悬空。
DMD_DEN_ARSTZAK12O3DMD 驱动器使能信号或低电平有效异步复位
(“1”= 使能,“0”= 复位)
此信号在 DMD 停止后,在从 DMD 上断电之前驱动为低电平。
如果 DLPC7530 的 1.8V 电源与 DMD 的 1.8V 电源无关,则必须使用外部下拉电阻在施加 DMD 电源时且 DLPC7530 处于非活动状态时将信号保持为低电平。
更多有关 I/O 定义的信息,请参阅表 4-13
DMD LS1 端口被保留用于单控制器、双 DMD 应用。
所有控制接口读取均使用单端低速信号。由低速差分写入时钟为读取数据计时。
表 4-7 DMD HSSI(高速串行接口)
引脚 (1)类型(2)说明
名称编号
DMD_HSSI0_CLK_P
DMD_HSSI0_CLK_N
AK25
AJ25
O7DMD 高速串行接口,端口 0 时钟通道
DMD_HSSI0_D0_P
DMD_HSSI0_D0_N
DMD_HSSI0_D1_P
DMD_HSSI0_D1_N
DMD_HSSI0_D2_P
DMD_HSSI0_D2_N
DMD_HSSI0_D3_P
DMD_HSSI0_D3_N
DMD_HSSI0_D4_P
DMD_HSSI0_D4_N
DMD_HSSI0_D5_P
DMD_HSSI0_D5_N
DMD_HSSI0_D6_P
DMD_HSSI0_D6_N
DMD_HSSI0_D7_P
DMD_HSSI0_D7_N
AK29
AJ29
AH28
AG28
AK27
AJ27
AH26
AG26
AH24
AG24
AK23
AJ23
AH22
AG22
AK21
AJ21
O7DMD 高速串行接口,端口 0 数据通道
DMD_HSSI1_CLK_P
DMD_HSSI1_CLK_N
AH7
AG7
O7DMD 高速串行接口,端口 1 时钟通道
DMD_HSSI1_D0_P
DMD_HSSI1_D0_N
DMD_HSSI1_D1_P
DMD_HSSI1_D1_N
DMD_HSSI1_D2_P
DMD_HSSI1_D2_N
DMD_HSSI1_D3_P
DMD_HSSI1_D3_N
DMD_HSSI1_D4_P
DMD_HSSI1_D4_N
DMD_HSSI1_D5_P
DMD_HSSI1_D5_N
DMD_HSSI1_D6_P
DMD_HSSI1_D6_N
DMD_HSSI1_D7_P
DMD_HSSI1_D7_N
AH11
AG11
AK10
AJ10
AH9
AG9
AK8
AJ8
AK6
AJ6
AH5
AG5
AK4
AJ4
AK2
AJ2
O7DMD 高速串行接口,端口 1 数据通道
HSSI_ATETESTAJ12O7仅限制造测试使用 - 必须保持开路(即未连接)
HSSI 高速通道提供多个引脚重映射选项,有助于优化电路板信号布线。有关这些引脚重映射选项的信息,请参阅节 6.3.6
更多有关 I/O 定义的信息,请参阅表 4-13
表 4-8 程序存储器(闪存)接口
引脚类型(1)说明
名称编号
PM_CSZ_0T27O8芯片选择:仅引导闪存(引导闪存必须使用此芯片选择。)
PM_CSZ_1T28O8芯片选择:
PM_CSZ_2T29O8芯片选择:附加外围器件
PM_ADDR_0T30O8地址位 (LSB)
PM_ADDR_1U26O8地址位
PM_ADDR_2U27O8地址位
PM_ADDR_3U29O8地址位
PM_ADDR_4U30O8地址位
PM_ADDR_5V29O8地址位
PM_ADDR_6V28O8地址位
PM_ADDR_7V27O8地址位
PM_ADDR_8V26O8地址位
PM_ADDR_9W30O8地址位
PM_ADDR_10W29O8地址位
PM_ADDR_11W28O8地址位
PM_ADDR_12W26O8地址位
PM_ADDR_13Y30O8地址位
PM_ADDR_14Y29O8地址位
PM_ADDR_15Y28O8地址位
PM_ADDR_16Y27O8地址位
PM_ADDR_17Y26O8地址位
PM_ADDR_18AA30O8地址位
PM_ADDR_19AA29O8地址位
PM_ADDR_20AA27O8地址位
PM_ADDR_21AA26O8地址位
PM_ADDR_22AB29O8地址位
PM_ADDR_23 (GPIO_47)AB28B8地址位 (MSB)(2)
PM_WEZR28O8写入使能(低电平有效)
PM_OEZR29O8输出使能(低电平有效)
PM_BLSZ_0R30O8低字节 (7:0) 启用(低电平有效)- 仅适用于使用 PM_CSZ_1 或 PM_CSZ_2 的器件
PM_BLSZ_1T26O8高字节 (15:8) 启用(低电平有效)- 仅适用于使用 PM_CSZ_1 或 PM_CSZ_2 的器件
PM_Data_0L29B8数据位
PM_Data_1L30B8数据位
PM_Data_2L28B8数据位
PM_Data_3M27B8数据位
PM_Data_4M28B8数据位
PM_Data_5M29B8数据位
PM_Data_6M30B8数据位
PM_Data_7N26B8数据位
PM_Data_8N27B8数据位
PM_Data_9N29B8数据位
PM_Data_10N30B8数据位
PM_Data_11P26B8数据位
PM_Data_12P27B8数据位
PM_Data_13P28B8数据位
PM_Data_14P29B8数据位
PM_Data_15R26B8数据位
更多有关 I/O 定义的信息,请参阅表 4-13
利用 GPIO_47,程序存储器地址总线可扩展 1 位至 24 位。为此目的配置 GPIO 时,请添加一个外部下拉电阻。
表 4-9 外设接口
引脚类型(1)说明
名称编号
IIC0_SCLE27B13I2C 端口 0(控制器-目标)。通常,为主机命令和控制到控制器的目标,SCL(双向、开漏):需要一个外部上拉电阻。该上拉电阻的最小可接受值为 1KΩ。
IIC0_SDAD29B13I2C 端口 0(控制器-目标)。通常,为主机命令和控制到控制器的目标,SDA。(双向、开漏):需要一个外部上拉电阻。该上拉电阻的最小可接受值为 1KΩ。
SSP0_TXDAD27O8SSP/SPI 端口 0 数据输出(控制器):传输数据引脚
SSP0_RXDAD29I8SSP/SPI 端口 0 数据输入(控制器):接收数据引脚
SSP0_CLKAD28O8SSP/SPI 端口 0 时钟(控制器):时钟引脚
SSP0_CSZ_2AC28O8SPI 端口 0 片选 2(控制器):片选(低电平有效)
为了避免外部器件出现悬空片选输入,建议使用外部上拉电阻器 (≤ 100kΩ)。
SSP0_CSZ_1AC26O8SPI 端口 0 片选 1(控制器):片选(低电平有效)
为了避免外部器件出现悬空片选输入,建议使用外部上拉电阻器 (≤ 100kΩ)。
SSP0_CSZ_0AB27O8SPI 端口 0 片选 0(控制器):片选(低电平有效)
为了避免外部器件出现悬空片选输入,建议使用外部上拉电阻器 (≤ 100kΩ)。
UART0_TXDP4O8UART 端口 0(外设):串行数据发送
该 UART 端口保留用于 TI 调试。需要一个外部上拉电阻器 (≤ 10kΩ)。
UART0_RXDP5I8UART 端口 0(外设):串行数据接收
该 UART 端口保留用于 TI 调试。需要一个外部上拉电阻器 (≤ 10kΩ)。
UART0_RTSZN2O8UART 端口 0(外设):准备发送(硬件流控制信号 [低电平有效])
该 UART 端口保留用于 TI 调试。需要一个外部上拉电阻器 (≤ 10kΩ)。
UART0_CTSZN3I8UART 端口 0(外设):允许发送(硬件流控制信号 [低电平有效])
该 UART 端口保留用于 TI 调试。需要一个外部上拉电阻器 (≤ 10kΩ)。
USB_DAT_P
USB_DAT_N
B27
A27
B11USB OTG 数据通道(控制器外设)
USB_VBUSD26B11USB OTG 5V 电源检测(控制器外设)
USB_IDC27IOtherUSB OTG 微型插座标识(控制器外设)
USB_TXRTUNEC26BGNDUSB OTG 基准电阻
必须连接一个外部基准电阻,如节 9.1.7 所示。
USB_XIA29IGNDUSB OTG 外部振荡器 XI - 未使用(内部提供时钟)
为了正常运行,此引脚必须连接至 GND。
USB_XOB29BGNDUSB OTG 外部振荡器 XO - 未使用(内部提供时钟)
为了正常运行,此引脚必须保持开路(未连接)。
USB_ANALOGTESTC28BOtherUSB OTG 制造测试
该引脚必须保持开路(未连接)。
PMD_INTZAD26I8从 DLPA100(低电平有效)中断
该信号需要一个外部上拉电阻。它还具有迟滞。
CW_PWMAE30O8色轮控制 PWM
CW_INDEXAE29I8色轮索引
此引脚具有迟滞。
更多有关 I/O 定义的信息,请参阅表 4-13
表 4-10 GPIO 外设接口
引脚类型(1)‌说明(2)(3)(4)
名称编号
GPIO_87K1B8通用 I/O 87:选项:
  1. Alt 0:保留
  2. Alt 1: DAO_CLKIN (I)
  3. 可选 GPIO
GPIO_86L5B8通用 I/O 86:选项:
  1. Alt 0:保留
  2. Alt 1:DAO_DI_1 (I)
  3. 可选 GPIO
GPIO_85L4B8通用 I/O 85:选项:
  1. Alt 0: 保留
  2. Alt 1:DAO_DI_0 (I)
  3. 可选 GPIO
GPIO_84L3B8通用 I/O 84:选项:
  1. Alt 0: 保留
  2. Alt 1:HBT_CLKIN_2 (I)
  3. 可选 GPIO
GPIO_83L2B8通用 I/O 83:选项:
  1. Alt 0: 保留
  2. Alt 1:HBT_DI_2 (I)
  3. 可选 GPIO
GPIO_82M5B8通用 I/O 82:选项:
  1. Alt 0: 保留
  2. Alt 1:HBT_CLKIN_1 (I)
  3. 可选 GPIO
GPIO_81M4B8通用 I/O 81:选项:
  1. Alt 0:保留
  2. Alt 1:HBT_DI_1 (I)
  3. 可选 GPIO
GPIO_80M2B8通用 I/O 80:选项:
  1. Alt 0: 保留
  2. Alt 1:HBT_CLKIN_0 (I)
  3. 可选 GPIO
GPIO_79M1B8通用 I/O 79:选项:
  1. Alt 0: 保留
  2. Alt 1:HBT_DI_0 (I)
  3. 可选 GPIO
GPIO_78N5B8通用 I/O 78:选项:
  1. Alt 0: 保留
  2. Alt 1:SEQ_SYNC(B/ 开漏)
  3. 可选 GPIO
GPIO_77N4B8通用 I/O 77:选项:
  1. Alt 0: 保留
  2. Alt 1:EFSYNC (O)/ DASYNC (I)
  3. 可选 GPIO
GPIO_76AD5B8通用 I/O 76:选项:
  1. Alt 0:AWC1_DACD_PWMB_1 (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_75AC1B8通用 I/O 75:选项:
  1. Alt 0:AWC1_DACS_PWMA_1 (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_74AC2B8通用 I/O 74:选项:
  1. Alt 0:AWC1_DACD_PWMB_0 (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_73AC4B8通用 I/O 73:选项:
  1. Alt 0:AWC1_DACS_PWMA_0 (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_72AC5B8通用 I/O 72:选项:
  1. Alt 0:AWC1_DACCLK_0_1 (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_71AD1B8通用 I/O 71:选项:
  1. Alt 0:AWC1_OUT_ENZ (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_70AD2B8通用 I/O 70:选项:
  1. Alt 0:AWC0_DACD_PWMB_1 (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_69AD3B8通用 I/O 69:选项:
  1. Alt 0:AWC0_DACS_PWMA_1 (O)
  2. Alt 1:MEMAUX_1 (O) (#2)
  3. 可选 GPIO
GPIO_68AD4B8通用 I/O 68:选项:
  1. Alt 0:AWC0_DACD_PWMB_0 (O)
  2. Alt 1: IIC2_SDA (B) (#3)
  3. 可选 GPIO
GPIO_67AF4B8通用 I/O 67:选项:
  1. Alt 0:AWC0_DACS_PWMA_0 (O)
  2. Alt 1:IIC2_SCL (B) (#3)
  3. 可选 GPIO
GPIO_66AE2B8通用 I/O 66:选项:
  1. Alt 0:AWC0_DACCLK_0_1 (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_65AE3B8通用 I/O 65:选项:
  1. Alt 0:AWC0_OUT_ENZ (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_64AE4B8通用 I/O 64:选项:
  1. Alt 0: OCLKB (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_63AG2B8通用 I/O 63:选项:
  1. Alt 0:PWM_OUT_UVLED (O)
  2. Alt 1:OCLKD (O) (#2)
  3. 可选 GPIO
GPIO_62AG3B8通用 I/O 62:选项:
  1. Alt 0:PWM_OUT_IRLED (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_61AF1B8通用 I/O 61:选项:
  1. Alt 0:PWM_OUT_BLED (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_60AF2B8通用 I/O 60:选项:
  1. Alt 0:PWM_OUT_GLED (O)
  2. Alt 1:UART2_RXD (I) (#2)
  3. 可选 GPIO
GPIO_59AG1B8通用 I/O 59:选项:
  1. Alt 0:PWM_OUT_RLED (O)
  2. Alt 1:UART2_TXD (O) (#2)
  3. 可选 GPIO
GPIO_58V1B8通用 I/O 58:选项:
  1. Alt 0:PWM_OUT_STD_2 (O)
  2. Alt 1:ALF_COAST (O)
  3. 可选 GPIO
GPIO_57V2B8通用 I/O 57:选项:
  1. Alt 0:PWM_OUT_STD_1 (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_56W2B8通用 I/O 56:选项:
  1. Alt 0:PWM_OUT_STD_0 (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_55K29B8通用 I/O 55:选项:
  1. Alt 0:PWM_OUT_CW2 (O)
  2. Alt 1:
  3. 可选 GPIO
GPIO_54K28B8通用 I/O 54:选项:
  1. Alt 0:PWM_OUT_CW1 (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_53W3B8通用 I/O 53:选项:
  1. Alt 0:保留
  2. Alt 1:LED_DRIVER_ON (O)
  3. 可选 GPIO
GPIO_52W4B8通用 I/O 52:选项:
  1. Alt 0:保留
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_51V5B8通用 I/O 51:选项:
  1. Alt 0:保留
  2. Alt 1:DMD_PWR_EN (O)
  3. 可选 GPIO
GPIO_50AC29B8通用 I/O 50:选项:
  1. Alt 0:SSP0_CSZ_3 (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_49AC30B8通用 I/O 49:选项:
  1. Alt 0:SSP0_CSZ_4 (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_48AB26B8通用 I/O 48:选项:
  1. Alt 0:USB OTG 外部 USB 开关控制 (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_47AB28B8通用 I/O 47:选项:
  1. Alt 0:PM_ADDR_23 (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_46K27B8通用 I/O 46:选项:
  1. Alt 0:CW_Index_2 (I) (#1)
  2. Alt 1: SSP2_BC_CSZ (O-MST/I-SLV)
  3. 可选 GPIO
GPIO_45J30B8通用 I/O 45:选项:
  1. Alt 0:CW_Index_1 (I) (#1)
  2. Alt 1:SSP2_CSZ_2 (O-MST/I-SLV)
  3. 可选 GPIO
GPIO_44J29B8通用 I/O 44:选项:
  1. Alt 0:OCLKC (O) (#1)
  2. Alt 1:SSP2_CSZ_1 (O-MST/I-SLV)
  3. 可选 GPIO
GPIO_43J27B8通用 I/O 43:选项:
  1. Alt 0:OCLKD (O) (#1)
  2. Alt 1:SSP2_CSZ_0 (O-MST/I-SLV)
  3. 可选 GPIO
GPIO_42J26B8通用 I/O 42:选项:
  1. Alt 0:IIC2_SDA (B) (#1)
  2. Alt 1:SSP2_DO (O)
  3. 可选 GPIO
GPIO_41H30B8通用 I/O 41:选项:
  1. Alt 0:IIC2_SCL (B) (#1)
  2. Alt 1:SSP2_DI (I)
  3. 可选 GPIO
GPIO_40H29B8通用 I/O 40:选项:
  1. Alt 0:MEMAUX_1 (O) (#1)
  2. Alt 1:SSP2_SCLK (O-MST/I-SLV)
  3. 可选 GPIO
GPIO_39H28B8通用 I/O 39:选项:
  1. Alt 0:UART2_RXD (I) (#1)
  2. Alt 1: HBT_CLKOUT (O)
  3. 可选 GPIO
GPIO_38H27B8通用 I/O 38:选项:
  1. Alt 0:UART2_TXD (O) (#1)
  2. Alt 1:HBT_DO (O)
  3. 可选 GPIO
GPIO_37H26B8通用 I/O 37:选项:
  1. Alt 0:CW_Index_2 (I) (#2)
  2. Alt 1:DAO_CLKOUT (O)
  3. 可选 GPIO
GPIO_36G30B8通用 I/O 36:选项:
  1. Alt 0:CW_Index_1 (I) (#2)
  2. Alt 1:DAO_DO_1 (O)
  3. 可选 GPIO
GPIO_35G29B8通用 I/O 35:选项:
  1. Alt 0:OCLKC (O) (#2)
  2. Alt 1:DAO_DO_0 (O)
  3. 可选 GPIO
GPIO_34Y1B8通用 I/O 34:选项:
  1. Alt 0: WRP_CAMERA_TRIG (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_33Y2B8通用 I/O 33:选项:
  1. Alt 0:PAUX11 (O) {CW Spoke}
  2. Alt 1:IIC2_SDA (B) (#2)
  3. 可选 GPIO
GPIO_32Y4B8通用 I/O 32:选项:
  1. Alt 0: PAUX10 (O) {CW Rev}
  2. Alt 1:IIC2_SCL (B) (#2)
  3. 可选 GPIO
GPIO_31Y5B8通用 I/O 31:选项:
  1. Alt 0: PAUX9 (O) {XPR-Y}
  2. Alt 1:PAUX_INT3 (O)
  3. 可选 GPIO
GPIO_30AA1B8通用 I/O 30:选项:
  1. Alt 0:PAUX8 (O) {XPR-X}
  2. Alt 1:PAUX_INT2 (O)
  3. 可选 GPIO
GPIO_29AA2B8通用 I/O 29:选项:
  1. Alt 0:PAUX7 (O) {SSI Subframe}
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_28AA3B8通用 I/O 28:选项:
  1. Alt 0: PAUX6 (O) {UV_LED_EN}
  2. Alt 1:LEDSEL_4 (O)
  3. 可选 GPIO
GPIO_27AA4B8通用 I/O 27:选项:
  1. Alt 0: PAUX5 (O) {IR_LED_EN}
  2. Alt 1:LEDSEL_3 (O)
  3. 可选 GPIO
GPIO_26AA5B8通用 I/O 26:选项:
  1. Alt 0: PAUX4 (O) {B_LED_EN}
  2. Alt 1:LEDSEL_2 (O)
  3. 可选 GPIO
GPIO_25AB2B8通用 I/O 25:选项:
  1. Alt 0: PAUX3 (O) {G_LED_EN}
  2. Alt 1:LEDSEL_1 (O)
  3. 可选 GPIO
GPIO_24AB3B8通用 I/O 24:选项:
  1. Alt 0:PAUX2 (O) {R_LED_EN}
  2. Alt 1:LEDSEL_0 (O)
  3. 可选 GPIO
GPIO_23AB4B8通用 I/O 23:选项:
  1. Alt 0:PAUX1 (O) {SEQ Index}
  2. Alt 1:PAUX_INT1 (O)
  3. 可选 GPIO
GPIO_22AB5B8通用 I/O 22:选项:
  1. Alt 0:PAUX0 (O) {LED SENSE}
  2. Alt 1:PAUX_INT0 (O)
  3. 可选 GPIO
GPIO_21P3B8通用 I/O 21:选项:
  1. Alt 0:PWM-IN1 (I)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_20P2B8通用 I/O 20:选项:
  1. Alt 0:PWM-IN0 (I)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_19P1B8通用 I/O 19:选项:
  1. Alt 0:IR1 (I)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_18R5B8通用 I/O 18:选项:
  1. Alt 0:IR0 (I)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_17R4B8通用 I/O 17:选项:
  1. Alt 0:不适用
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_16R2B8通用 I/O 16:选项:
  1. Alt 0:UART1_RTSZ (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_15R1B8通用 I/O 15:选项:
  1. Alt 0:UART1_CTSZ (I)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_14T3B8通用 I/O 14:选项:
  1. Alt 0:UART1_RXD (I)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_13T4B8通用 I/O 13:选项:
  1. Alt 0:UART1_TXD (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_12T5B8通用 I/O 12:选项:
  1. Alt 0:IIC1_SDA (B)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_11T2B8通用 I/O 11:选项:
  1. Alt 0:IIC1_SCL (B)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_10V3B8通用 I/O 10:选项:
  1. Alt 0: SAS_INTGTR_EN (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_09U1B8通用 I/O 09:选项:
  1. Alt 0:SAS_CSZ (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_08U2B8通用 I/O 08:选项:
  1. Alt 0:SAS_DO (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_07U4B8通用 I/O 07:选项:
  1. Alt 0:SAS_DI (I)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_06V4B8通用 I/O 06:选项:
  1. Alt 0:SAS_CLK (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_05A17B8通用 I/O 05:选项:
  1. Alt 0:SSP1_CSZ_2 (O-MST/I-SLV)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_04B17B8通用 I/O 04:选项:
  1. Alt 0:SSP1_CSZ_1 (O-MST/I-SLV)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_03B15B8通用 I/O 03:选项:
  1. Alt 0:SSP1_CSZ_0 (O-MST/I-SLV)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_02C16B8通用 I/O 02:选项:
  1. Alt 0:SSP1_DO (O)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_01D16B8通用 I/O 01:选项:
  1. Alt 0:SSP1_DI (I)
  2. Alt 1:不适用
  3. 可选 GPIO
GPIO_00E16B8通用 I/O 00:选项:
  1. Alt 0:SSP1_SCLK (O-MST/I-SLV)
  2. Alt 1:不适用
  3. 可选 GPIO
更多有关 I/O 定义的信息,请参阅表 4-13
此表定义了 DLPC7530 的 GPIO 功能。有关这些 GPIO 的特定米6体育平台手机版_好二三四配置分配,请参阅节 6.3.8
除了可用作通用 I/O 之外,大多数 GPIO 还具有至少一种备用硬件功能用途。根据米6体育平台手机版_好二三四配置的不同,GPIO 可被专门保留用作备用硬件功能(因此将不可用作通用 I/O)。更多有关特定米6体育平台手机版_好二三四配置的 GPIO 分配的信息,请参阅节 6.3.8
所有可作为通用 I/O 的 GPIO 都必须配置为输入、标准输出或开漏输出。这是在闪存配置中设置的。将未使用的 GPIO 配置为逻辑零输出并保持未连接状态,否则需要一个外部上拉或下拉电阻器来避免输入悬空。所有 GPIO 的复位默认设置为输入信号。
每个配置为开漏输出的信号都需要一个外部上拉电阻器 (≤ 10kΩ)。
表 4-11 时钟和支持
引脚类型(1)说明
名称编号
REFCLKA_IAJ18I9晶体 A 输入:‌基准时钟晶体输入(2)(3)
REFCLKA_OAK18O10晶体 A 输出:‌基准时钟晶体输出(2)
REFCLKB_IB16I14晶体 B 输入:‌基准时钟晶体输入(2)(3)
REFCLKB_OA16O15晶体 B 输出:‌基准时钟晶体输出(2)
OCLKAAD30O8通用输出时钟 A (4)
,用于驱动色轮电机控制器。频率可通过软件编程设定,加电默认频率为 0.77MHz。
注意:输出频率不受非上电复位操作的影响(也就是说,系统保持最后一个编程值,直到系统重新上电)。
更多有关 I/O 定义的信息,请参阅表 4-13
更多有关此信号的信息,请参见节 5.12
对于使用外部振荡器代替晶体的应用,请使用振荡器驱动该引脚。
更多有关此信号的信息,请参见节 5.22
表 4-12 电源和地
引脚类型(1)说明
名称编号
VDD115_PLLMAAE18PWR用于 MCG(控制器时钟发生器 A)PLL 的 1.15V 数字电源
VDD115_PLLMBF15PWR用于 MCG(控制器时钟发生器 B)PLL 的 1.15V 数字电源
VAD115_PLLSF16PWR用于 SCG 倍频器 PLL 的 1.15V 模拟电源
VAD18_PLLMAAE19PWR用于 MCG(控制器时钟发生器 A)PLL 的 1.8V 模拟电源
VAD18_PLLMBF14PWR用于 MCG(控制器时钟发生器 B)PLL 的 1.8V 模拟电源
VAD33_OSCAY18PWR用于 Crystal-OSC 的 3.3V 模拟电源
VAD33_OSCBL17PWR用于 Crystal-OSC 的 3.3V 模拟电源
VAD115_FPDF7、F9、F11、J6、L12PWR用于 FPD 的 1.15V 模拟电源
VDD33_FPDE6、E8、E10、E12、E14、G6、L11、L13PWR用于 FPD 的 3.3V 数字电源
VAD115_VX1F24、L18PWR用于 VX1 的 1.15V 模拟电源
VAD18_VX1E18、L19PWR用于 VX1 的 1.8V 模拟电源
VAD33_USBD27、E26、F25PWR用于 USB 的 3.3V 模拟电源
VDD18_SCSL16、R6、T25、AE16PWR用于 SCS DRAM 的 1.8V 数字电源
VDD121_SCSL15、N11、P20、U11、V20、Y16PWR用于 SCS SRAM 的 1.21V 数字电源
VAD115_HSSIY14、Y19、AF7、AF9、AF11、AF13AF21、AF23、AF25PWR用于 HSSI 接口的 1.15V 模拟电源
VAD115_HSSI0_PLLAE22PWR用于 HSSI-0 PLL 的 1.15V 模拟电源
VAD115_HSSI1_PLLAE10PWR用于 HSSI-1 PLL 的 1.15V 模拟电源
VDD33_HSSIY12、Y20、AE8、AE12、AE20、AE24PWR用于 HSSI 接口的 3.3V 数字电源
VAD18_LSIFY15、AE13、AE14PWR用于 DMD 低速接口的 1.8V 模拟电源
LVDS_VREFTESTAF16仅供制造测试使用;必须保持开路且未连接
VDD115L14、L20、M11、N20、P11、R20、T11、U20、V11、W20、Y11、Y13、Y17PWR1.15V 内核电源
VDD33H25、K25、L6、M20、M25、N6、P25、R11、T20、U6、V25、W6、W11、Y25、AA6、AB25、AC6、AD25、AE6PWR3.3V 数字电源
VSSA1、A2、A3、A5、A7、A9、A11、A13、A15、A18、A20、A22、A24、A26、A28、A30、B1、B2、B3、B5、B7、B9、B11、B13、B18、B20、B22、B24、B26、B28、B30、C3、C4、C6、C8、C10、C12、C14、C17、C19、C21、C23、C25、C29、D1、D2、D6、D8、D10、D12、D14、D17、D19、D21、D23、D25、D28、E3、E4、E5、E7、E9、E11、E13、E15、E22、E25、E28、F1、F2、F5、F6、F8、F10、F12、F13、F17、F18、F20、F30、G3、G4、G5、G27、H1、H2、H5、H6、J3、J4、J5、J25、J28、K6、K30、L1、L25、L27、M3、M6、(M12)、(M13)、(M14)、(M15)、(M16)、(M17)、(M18)、(M19)、N1、(N12、(N13)、(N14)、(N15)、(N16)、(N17)、(N18)、(N19)、N25、N28、P6、(P12)、(P13)、(P14)、(P15)、(P16)、(P17)、(P18)、(P19)、P30、R3、(R12)、(R13)、(R14)、(R15)、(R16)、(R17)、R18)、(R19)、R25、R27、T1、T6、(T12)、(T13)、(T14)、(T15)、(T16)、(T17)、(T18)、(T19)、U3、U5、(U12)、(U13)、(U14)、(U15)、(U16)、(U17)、(U18)、(U19)、U25、U28、V6、(V12)、(V13)、(V14)、(V15)、(V16)、(V17)、V18)、(V19)、V30、W1、W5、(W12)、(W13)、(W14)、(W15)、(W16)、(W17)、(W18)、(W19)、W25、W27、Y3、Y6、AA25、AA28、AB1、AB6、AB30、AC3、AC25、AC27、AD6、AE1、AE5、AE7、AE9、AE11、AE15、AE17、AE21、AE23、AE25、AE26、AE28、AF3、AF5、AF6、AF8、AF10、AF12、AF14、AF15、AF17、AF18、AF19、AF20、AF22、AF24、AF26、AF28、AF30、AG4、AG6、AG8、AG10、AG12、AG14、AG16、AG18、AG23、AG25、AG27、AG29、AH1、AH2、AH3、AH4、AH6、AH8、AH10、AH12、AH14、AH16、AH18、AH21、AH23、AH25、AH27、AH29、AH30、AJ1、AJ3、AJ5、AJ7、AJ9、AJ11、AJ13、AJ15、AJ17、AJ22、AJ24、AJ26、AJ28、AJ30、AK1、AK3、AK5、AK7、AK9、AK11、AK13、AK15、AK17、AK22、AK24、AK26、AK28、AK30RTN所有电源的 GND。括号中的焊球编号也用作热焊球,位于封装中心区域内。
VPGMG25仅用于制造(电子保险丝);必须接地
更多有关 I/O 定义的信息,请参阅表 4-13
表 4-13 I/O 类型下标定义
类型电源基准ESD 结构
下标说明
11.8V 串行器/解串器 (VX1)VAD18_VX1连接到电源轨和 GND 的 ESD 二极管
21.8V LVDS (LS DMD)VAD18_LSIF连接到电源轨和 GND 的 ESD 二极管
31.8V LMCMOS (LS DMD)VAD18_LSIF连接到电源轨和 GND 的 ESD 二极管
43.3V OpenDrain (VX1)VDD33连接到电源轨和 GND 的 ESD 二极管
53.3V LVDS (FPD)VDD33_FPD连接到电源轨和 GND 的 ESD 二极管
63.3V LVCMOS (PP)VDD33_FPD连接到电源轨和 GND 的 ESD 二极管
71.15V HSSI (HS DMD)VAD115_HSSI连接到电源轨和 GND 的 ESD 二极管
83.3V LVCMOS I/O(8mA 输出驱动 - GPIO 等)VDD33连接到电源轨和 GND 的 ESD 二极管
93.3V LVCMOS I/O (OSC)VAD33_OSCAESD 二极管接地
103.3V LVCMOS I/O (OSC)VAD33_OSCA连接到电源轨和 GND 的 ESD 二极管
113.3V USB (USB)VAD33_USBESD 二极管和 LBJT 接地
123.3V LVCMOS (USB)VAD33_USB连接到电源轨和 GND 的 ESD 二极管
133.3V OpenDrain (I2C)VDD33连接到电源轨和 GND 的 ESD 二极管
143.3V LVCMOS I/O (OSC)VAD33_OSCBESD 二极管接地
153.3V LVCMOS I/O (OSC)VAD33_OSCB连接到电源轨和 GND 的 ESD 二极管
类型
I输入不适用
O输出
B双向
PWR电源
RTN接地回路
表 4-14 内部上拉和下拉电阻特性
内部上拉和下拉电阻
电阻特性(1)
条件最小值最大值单位
弱上拉电阻VIN = 0.8V,VDD33 = 3.3V1950
VIN = 2.0V,VDD33 = 3.3V1239
外部 5.7kΩ 或更小的上拉或下拉电阻(如果需要)足以使任何电压条件正确覆盖任何相关的内部上拉或下拉电阻。