ZHCSV74 June 2024 DRV2911-Q1
PRODUCTION DATA
典型的 ULC 应用利用主机处理器来配置 ULC1001-Q1 控制器,后者随后将 PWM 信号驱动至 DRV2911-Q1。驱动压电式 LCS 之前,DRV2911-Q1 输出可通过一个 LC 滤波器。检测电阻与 OUTA 驱动器输出成一条直线放置,并且在任一侧均具有电流检测连接,这些连接会路由回控制器器件。此外,LCS 上的电压检测连接会路由至控制器。
使用 DRV2911-Q1 的 AVDD 引脚为 ULC1001-Q1 供电时,必须使用主机处理器来控制 DRV2911-Q1 RESETZ 引脚。或者,可以使用连接到 PVDD 的电阻分压器将 RESETZ 设置为高电平。在低功耗复位模式下(RESETZ = 低电平),AVDD 将被禁用,并将 ULC1001-Q1 断电。
对 ULC1001-Q1 使用独立电源时,可以使用 ULC_TX_mode_cfg2 寄存器将 SDZ_OUT 引脚连接到 RESETZ 以控制 DRV2911-Q1 功能模式。硬件接口 中概述了 SLEW 和 OCP 的其他 DRV2911-Q1 硬件接口引脚设置,这些设置因系统设计而异。
表 6-1 概述了对原理图图 7-2 中所示的无源器件的建议。
最后,应根据驱动 LCS 所需的电流和电压电平来设置 R1 至 R6 的电阻值。请参阅下一节节 7.2.2了解详细信息。R5 被拉高至 ULC1001-Q1 的 VDD 电源 (1.8V)。