ZHCSML6B February 2020 – August 2021 DRV8220
PRODUCTION DATA
DRV8220 支持低功耗睡眠模式,以在驱动器未工作时减少 VM 的电流消耗。在低功耗睡眠模式下,器件消耗的电流最少,由 IVMQ 表示。在 DSG 封装中有两种方法可以进入低功耗睡眠模式:自动睡眠和使用 nSLEEP 引脚。表 8-8 介绍了如何进入低功耗睡眠模式。DRL 封装型号仅支持自动睡眠模式。
型号 | 输入引脚状态 | OUT1 | OUT2 | 说明 |
---|---|---|---|---|
DRL | IN1 = IN2 = 0 | 高阻态 | 高阻态 | PWM 接口自动睡眠:进入该状态后,输出将被禁用。器件将保持工作模式 tSLEEP 时间,然后进入低功耗模式。 |
DSG | MODE = 0,IN1 = IN2 = 0 | 高阻态 | 高阻态 | |
MODE = 1,EN = 0 | L → 高阻态 | L → 高阻态 | PH/EN 接口自动睡眠:进入该状态后,通过接通低侧 FET,两个输出都进入制动模式。器件将保持此状态 tSLEEP 时间,然后进入低功耗模式。处于低功耗模式后,输出将被禁用。 | |
nSLEEP = 0 | 高阻态 | 高阻态 | 睡眠引脚:当 nSLEEP 引脚变为低电平时,输出被禁用,且器件立即进入低功耗睡眠模式。 |
当输入引脚转为表 8-8 中所述状态之外的其他状态时,器件将返回运行模式。要将器件从自动睡眠模式唤醒,INx 引脚或 EN 引脚(取决于 MODE 状态和封装型号)必须设置为高电平超过 tWAKE 时间,然后才能接收 PWM 输入信号。使用 nSLEEP 引脚时,nSLEEP 必须设置为高电平超过 tWAKE 时间且 INx 或 EN 引脚不得处于自动睡眠状态。
在 DSG 封装中,TI 建议在 PWM 或 PH/EN 接口模式下使用自动睡眠时将 nSLEEP 引脚连接到逻辑电源轨。对于微控制器控制 nSLEEP 的应用,设计人员必须确保在 VM > VUVLO 时 nSLEEP 不悬空。这可能会导致意外输出,具体取决于 MODE、IN1/PH 和 IN2/EN 引脚的状态。如果系统中可能出现这种情况,TI 建议在 nSLEEP 上使用 100kΩ 下拉电阻。