ZHCSLF7F December 2019 – June 2024 ISO6740-Q1 , ISO6741-Q1 , ISO6742-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
表 7-2 列出了 ISO674x-Q1 器件的功能模式。
VCCI(1) | VCCO | 输入 (INx) (3) | 输出使能 (ENx) | 输出 (OUTx) | 备注 |
---|---|---|---|---|---|
PU | PU | H | H 或开路 | H | 正常运行:通道输出假定其输入的逻辑状态。 |
L | H 或开路 | L | |||
Open | H 或开路 | 默认 | 默认模式:INx 断开时,相应通道输出进入其默认逻辑状态。ISO674x-Q1 默认为高电平,而带后缀 F 的 ISO674x-Q1 则默认为低电平。 | ||
X | PU | X | L | Z | 输出使能值偏低,会导致输出为高阻抗。 |
PD | PU | X | H 或开路 | 默认 | 默认模式:VCCI 未上电时,通道输出根据所选默认选项假定逻辑状态。ISO674x-Q1 默认为高电平,而带后缀 F 的 ISO674x-Q1 则默认为低电平。VCCI 从未上电转换为上电时,通道输出假定输入的逻辑状态。VCCI 从上电转换为未上电时,通道输出假定所选默认状态。 |
X | PD | X | X | 不确定 | VCCO 未上电时,通道输出不确定(2)。VCCO 从未上电转换为上电时,通道输出假定输入的逻辑状态。 |