ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
图 8-12 显示了嵌套 0 延迟双环路模式的用例。此配置类似于图 8-10 中的双 PLL,不同之处在于第一个 PLL 的反馈由时钟输出驱动。PLL2 参考 OSCIN 对于 CLKIN 或反馈时钟不具有确定性。