ZHCSUD9 January 2024 LMK5C33216AS1
PRODUCTION DATA
从 APLL3 级联到 APLL1 和 APLL2 时,VCO3 保持在其标称中心频率 2457.6MHz 附近,同时 APLL1 和 APLL2 锁定。然后,APLL3 将 VCO3 频率锁定到外部 XO 输入,并在自由运行模式下运行。级联的 PLL 锁定到源 VCO 的分频频率。如果检测到有效 DPLL 基准输入的时间超过最短有效时间,DPLL 开始获取锁定。每个 DPLL TDC 将所选基准输入时钟的相位与来自相应 VCO 的 FB 分频器时钟进行比较,并生成一个与相位误差对应的数字校正字。开始时,DPLL TDC 直接使用无滤波校正字来消除相位误差。然后,后续的校正字由 DLF 进行滤波,而 DLF 输出将控制 APLL N 分频器 SDM 以使 VCO 频率锁定到基准输入。
使用 VCBO 作为 APLL1 或 APLL2 的级联源可为 APLL 提供高频、超低抖动的基准时钟。如果 XO/TCXO/OCXO 频率较低或相位噪声性能较差,这种独特的级联功能可以提供改进的近端相位噪声性能。请注意,在级联 DPLL 运行模式下,DPLL3 锁定后将实现出色抖动性能和频率稳定性。
DPLL3 锁定状态将影响 DPLL1 和 DPLL2 锁定状态。如果 APLL3 处于自由运行模式或保持模式,即使 DPLL1 和 DPLL2 可以保持在锁定状态,VCBO 频率偏移 ppm 值也可能会在 APLL1 和 APLL2 输出端引入类似的频率偏移。在此配置示例中,TI 建议监控 PLL3 以及 PLL2 或 PLL1 的锁定状态。或者在启动时,确保首先锁定 DPLL3 和 APLL3,然后切换 PLL1 或 PLL2 使能周期(APLLx_EN 位 = 0 → 1)以校准 VCO1 或 VCO2,然后仔细检查 PLL1 或 PLL2 锁定状态。
在上面的示例中,APLL3 是上游 PLL,而 APLL1 和 APLL2 是下游 PLL。如果有系统启动时钟时序要求,APLL1 或 APLL2 也可以配置为上游 PLL。
当级联 PLL 时,下游 APLL 可以使用 DPLL 或者旁路掉并关断 DPLL(根据性能要求而定)。如果在上述 APLL 级联模式下禁用了 DPLL1 和 DPLL2,则可以使用仅 DPLL3 级联模式。在这种情况下,VCO1 或 VCO2 可以在 DPLL3 锁定获取期间和锁定模式中跟随 VCO3 域,从而允许用户将 APLL1 或 APLL2 的时钟域同步到 DPLL3 基准输入。
禁用 DPLL 后,TI 建议使用 24 位分子和可编程的 24 位分母(而不是固定的 40 位分母),从而消除从 APLL 基准到输出的频率误差。
不要将一个 VCO 输出级联到同一个 DPLL/APLL 对的 DPLL 基准和 APLL 基准。