ZHCSUD9 January 2024 LMK5C33216AS1
PRODUCTION DATA
图 7-4 展示了从 DPLL3/APLL3 级联到 DPLL1 和 DPLL2 的示例。在此示例中,DPLL3 是主同步 DPLL,而 DPLL1 和 DPLL2 是级联的 DPLL。
DPLL 的级联可提供与 DPLL3 同步的低抖动纯净输出时钟。当所有启用的 DPLL 和 APLL 都被锁定时,所有启用的输出都将同步到主同步 DPLL 选择的基准。
当不存在有效的基准输入时,APLL1、APLL2 和 APLL3 会将 VCO 频率锁定到外部 XO 输入,并在自由运行模式下运行。
当检测到有效的 DPLL 基准输入时,主同步 DPLL3 开始获取锁定。DPLL3 TDC 将所选基准输入时钟的相位与来自相应 VCO3 的 FB 分频器时钟进行比较,并生成一个与相位误差对应的数字校正字。此校正字由 DLF 进行滤波,而 DLF 输出会调整 APLL N 分频器分子以将 VCO 频率锁定到基准输入。
DPLL3 锁定状态不一定会影响 DPLL1 和 DPLL2 锁定状态。如果 APLL3 处于自由运行模式或保持模式,并且 VCBO 频率偏移 ppm 值仍在 DPLL1 和 DPLL2 的有效基准条件内,则级联的 DPLL1、APLL1、DPLL2 和 APLL2 能够在跟随与 APLL3 相同的频率偏移的同时保持锁定状态。请注意,在级联 DPLL 模式下,DPLL3 锁定后将实现出色抖动性能和频率稳定性。