ZHCSUD9 January 2024 LMK5C33216AS1
PRODUCTION DATA
基准输入(IN0 和 IN1)可以接受差分时钟或单端时钟。每个输入都具有可编程的输入类型、终端和直流耦合或交流耦合输入偏置配置,如图 7-9 所示。每个输入缓冲器会驱动 DPLL 块的基准输入多路复用器。DPLL 输入多路复用器可以从任何基准输入中进行选择。DPLL 可以在不同频率的输入之间切换,前提是这些输入可以通过 DPLL R 分频器分频为一个公共频率。基准输入路径还会驱动各种检测器块以进行基准输入监控和验证。直流路径开关能够旁路掉内部交流耦合电容器,以使低频输入可靠运行。
表 7-2 列出了常见时钟接口类型的基准输入缓冲器配置。
REFx_DC_COUPLED_EN、REFx_TYPE | 输入类型 | 内部开关设置 | |||
---|---|---|---|---|---|
内部单端终端(S1)(2) | 内部差分终端(S2) (2) | 内部辅助电源 (S3)(3) | LVCMOS/差分内部交流电容器旁路模式 (S4)(1) | ||
0x00、0x00 | 直流差分(外部终端) | 关闭 | 关闭 | 关闭 | 关闭 |
0x00、0x01 | 交流差分(外部终端) | 关闭 | 关闭 | 打开 (1.3V) | 关闭 |
0x00、0x02 | 直流差分(内部终端) | 关闭 | 100Ω | 关闭 | 关闭 |
0x00、0x03 | LVDS/HSDS,交流差分(内部终端) | 关闭 | 100Ω | 打开 (1.3V) | 关闭 |
0x00、0x04 | HCSL,直流差分(内部终端 50Ω) | 50Ω | 关闭 | 关闭 | 关闭 |
0x00、0x05 | LVPECL,交流差分(内部终端 50Ω) | 50Ω | 关闭 | 打开 (1.3V) | 关闭 |
0x00、0x08 | LVCMOS(外部直流耦合、内部交流耦合) | 关闭 | 关闭 | 关闭 | 关闭 |
0x01、0x08 | LVCMOS(外部直流耦合、内部直流耦合) | 关闭 | 关闭 | 关闭 | 打开 |
0x01、0x0C | LVCMOS(外部直流耦合、内部直流耦合、内部终端 50Ω) | 50Ω | 关闭 | 关闭 | 打开 |