ZHCSUD9 January 2024 LMK5C33216AS1
PRODUCTION DATA
如果 VDD 或 VDDO 电源由不同的电源驱动,TI 建议在所有电源电压都升至 3.135V 以上后再开始 PLL 校准。为了实现这一点,可以延迟 PD# 从低电平到高电平的转换。PD# 输入包含一个连接到 VDD_IN 的 200kΩ 电阻,如图 8-2 所示。PD# 引脚到 GND 之间的一个电容器可用于与内部上拉电阻一起形成一个 RC 时间常数。这个 RC 时间常量可用于延迟 PD# 从低电平到高电平的转换,直到所有内核电源电压上升到 3.135V 以上。TI 建议在 VDD 电源引脚之前斜升 VDD 电源引脚。
或者,可由系统主机或电源管理器件将 PD# 引脚驱动为高电平,以延迟器件上电序列,直到所有电源都已斜升。
如XO 启动缓慢或延迟 所述,在 PD# 决策点 2 之后,XO 基准必须有效以确保 APLL1/VCO1 和 APLL2/VCO2 校准成功,或 DPLL3 基准有效。