ZHCSVJ5 March   2024 SN74LV8T596

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序特性
    7. 5.7 开关特性
    8. 5.8 噪声特性
    9. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 开漏 CMOS 输出
      2. 7.3.2 具有已知上电状态的锁存逻辑
      3. 7.3.3 LVxT 增强输入电压
      4. 7.3.4 钳位二极管结构
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 电源注意事项
        2. 8.2.1.2 输入注意事项
        3. 8.2.1.3 输出注意事项
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

具有已知上电状态的锁存逻辑

该器件包含锁存逻辑电路。锁存电路通常包括 D 型锁存器和 D 型触发器,但包括所有用作易失性存储器的逻辑电路。在典型的逻辑器件中,每个锁存电路在最初上电后的输出状态都是未知的;但是,该器件包含新增的上电复位 (POR) 电路,可在器件启动正常功能之前,在上电斜升期间设置包含的所有锁存电路的状态。

GUID-20230825-SS0I-TXJ9-JFMD-1RQZR7NVGFHZ-low.svg图 7-2 已知上电状态的电源 (VCC) 斜坡特性

图 7-2 展示了正确的电源电压导通斜坡,并定义了建议运行条件电气特性 表中使用的值。

在启动上电斜坡之前,电源必须完全关闭 (VCC ≤ VPOR(min))。

电源电压的斜升速率必须在建议运行条件 表中提供的范围内。

只要为器件供电 (VCC ≥ VPOR(max)),每个锁存逻辑电路的输出状态就会保持稳定。

偏离这些建议将导致器件具有未知的上电状态。