ZHCSPM5A December   2023  – November 2024 TAC5242

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求:TDM、I2S 或 LJ 接口
    7. 6.7 开关特性:TDM、I2S 或 LJ 接口
    8. 6.8 时序图
    9. 6.9 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 硬件控制
      2. 7.3.2 音频串行接口
        1. 7.3.2.1 时分多路复用 (TDM) 音频接口
        2. 7.3.2.2 IC 间音频 (I2S) 接口
        3. 7.3.2.3 左对齐 (LJ) 接口
      3. 7.3.3 锁相环 (PLL) 和时钟生成
      4. 7.3.4 模拟输入和输出配置
      5. 7.3.5 基准电压
      6. 7.3.6 集成麦克风偏置
      7. 7.3.7 ADC 信号链
        1. 7.3.7.1 数字高通滤波器
        2. 7.3.7.2 可配置数字抽取滤波器
          1. 7.3.7.2.1 线性相位滤波器
            1. 7.3.7.2.1.1 采样速率:8kHz 或 7.35kHz
            2. 7.3.7.2.1.2 采样速率:16kHz 或 14.7kHz
            3. 7.3.7.2.1.3 采样速率:24kHz 或 22.05kHz
            4. 7.3.7.2.1.4 采样速率:32kHz 或 29.4kHz
            5. 7.3.7.2.1.5 采样速率:48kHz 或 44.1kHz
            6. 7.3.7.2.1.6 采样速率:96kHz 或 88.2kHz
            7. 7.3.7.2.1.7 采样速率:192kHz 或 176.4kHz
          2. 7.3.7.2.2 低延迟滤波器
            1. 7.3.7.2.2.1 采样速率:24kHz 或 22.05kHz
            2. 7.3.7.2.2.2 采样速率:32kHz 或 29.4kHz
            3. 7.3.7.2.2.3 采样速率:48kHz 或 44.1kHz
            4. 7.3.7.2.2.4 采样速率:96kHz 或 88.2kHz
            5. 7.3.7.2.2.5 采样速率:192kHz 或 176.4kHz
      8. 7.3.8 DAC 信号链
        1. 7.3.8.1 数字内插滤波器
          1. 7.3.8.1.1 线性相位滤波器
            1. 7.3.8.1.1.1 采样速率:8kHz 或 7.35kHz
            2. 7.3.8.1.1.2 采样速率:16kHz 或 14.7kHz
            3. 7.3.8.1.1.3 采样速率:24kHz 或 22.05kHz
            4. 7.3.8.1.1.4 采样速率:32kHz 或 29.4kHz
            5. 7.3.8.1.1.5 采样速率:48kHz 或 44.1kHz
            6. 7.3.8.1.1.6 采样速率:96kHz 或 88.2kHz
            7. 7.3.8.1.1.7 采样速率:192kHz 或 176.4kHz
          2. 7.3.8.1.2 低延迟滤波器
            1. 7.3.8.1.2.1 采样速率:24kHz 或 22.05kHz
            2. 7.3.8.1.2.2 采样速率:32kHz 或 29.4kHz
            3. 7.3.8.1.2.3 采样速率:48kHz 或 44.1kHz
            4. 7.3.8.1.2.4 采样速率:96kHz 或 88.2kHz
            5. 7.3.8.1.2.5 采样速率:192kHz 或 176.4kHz
    4. 7.4 器件功能模式
      1. 7.4.1 工作模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 应用
      2. 8.2.2 设计要求
      3. 8.2.3 详细设计过程
      4. 8.2.4 应用性能曲线图
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

音频串行接口

数字音频数据通过数字音频串行接口 (ASI) 或音频总线,在主机处理器和 TAC5242 之间流动。该高度灵活的 ASI 总线可以通过引脚控制配置为在目标或控制器模式下运行。ASI 支持 TDM 模式(用于多通道运行)、I2S 和左对齐 (LJ) 总线协议。数据采用 MSB 优先的二进制补码脉冲编码调制 (PCM) 格式,具有可通过引脚选择的字长配置。

该器件使用硬件引脚 MD0 来支持音频总线控制器或目标运行模式。在目标模式下,FSYNC 和 BCLK 用作输入引脚,而在控制器模式下,FSYNC 和 BCLK 用作器件生成的输出引脚。表 7-2 展示了使用 MD0 引脚的控制器和目标模式选择。

表 7-2 控制器和目标模式选择
MD0控制器和目标选择
接地短路目标 I2S 模式
通过 4.7kΩ 接地短路目标 TDM 模式
短接至 AVDD控制器 I2S 模式
通过 4.7kΩ 短接至 AVDD控制器 TDM 模式
通过 22kΩ 短接至 AVDD目标 LJ 模式

在目标运行模式下,可通过 MD1 和 MD2 引脚选择 TAC5242 中音频串行接口 (ASI) 的字长。在目标模式下,TAC5242 还支持以 32 位字长和 1.8V AVDD 运行。表 7-3 展示了用于设置在目标模式下适用的字长、AVDD 电源电压和抽取/内插滤波器类型的配置表。在控制器模式下,支持 32 位固定字长,抽取/内插滤波器配置为线性相位,MD1 和 MD2 引脚控制系统时钟配置,如表 7-9 中所述。

表 7-3 字长、电源模式和抽取/内插滤波器选择
MD2MD1字长、电源模式和抽取/内插滤波器选择(仅对目标模式有效)
AVDD = 3.3V,字长 = 32,线性相位滤波器
AVDD = 1.8V,字长 = 32,线性相位滤波器
AVDD = 3.3V,字长 = 24,线性相位滤波器
AVDD = 3.3V,字长 = 32,低延迟相位滤波器

TAC5242 为目标 TDM 工作模式提供时隙配置。在目标 TDM 模式下配置 MD0 时,可通过 MD3 引脚进行选择。表 7-4 展示了在基于 MD3 引脚的目标 TDM 工作模式下选择时隙。对于其他工作模式下的 MD3 选项,请参阅表 7-1

表 7-4 TDM 目标模式的数据时隙选择
MD3ADC 时隙DAC 时隙
时隙 0 和 1 的 ADC 数据时隙 0 和 1 的 DAC 数据
时隙 2 和 3 的 ADC 数据时隙 2 和 3 的 DAC 数据