ZHCSRP0F February 2023 – December 2023 TPS7H1111-SEP , TPS7H1111-SP
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
为了使器件正常运行,需要将一个辅助电源连接到 BIAS 引脚。根据余量电压和输出电流条件,辅助电源电压可能与输入电压电源相同,也可能是单独的较高电压电源。请注意,余量电压定义为工作条件下 VIN 和 VOUT 之间的差值 (Vheadroom = VIN – VOUT)。在所有情况下,VBIAS 和 VIN 之间没有时序要求。
如表 8-1 中所示,如果余量电压大于或等于 1.6V,则无需单独的更高辅助电源。如果余量电压低于 1.6V,则需要单独的更高辅助电源电压才能充分发挥性能。在表 8-1 所示的所有情况下,均可在指定的压降电压下实现 1.5A 的满量程输出电流(请参阅电气特性表)。
余量 (VIN - VOUT) | 偏置要求(1) |
---|---|
≥ 1.6V | 使用与 VIN 相同的电压轨或 ≥ VIN 的任何 VBIAS |
< 1.6V | 在 VBIAS ≥ VOUT + 1.6V 的情况下,使用与 VIN 不同的电压轨 |
表 8-2 显示了支持的 VBIAS、VIN 和 VOUT 组合的示例,这些组合可通过标准电压轨实现,从而实现 1.5A 的完整输出电流支持。可以看出,12V 辅助电源将支持所有列出的标准输出电压轨(一般来说,5V 电源就够了)。另请注意,在 VBIAS 和 VIN 电压相同的情况下,不需要单独的电源。
VBIAS (V) | VIN (V) | VOUT (V) |
---|---|---|
12 | 5 | 3.3 |
5、3.3 | 2.5 | |
5、3.3、2.5 | 1.8 | |
5、3.3、2.5、1.8 | 1.1 | |
5 | 5、3.3 | 2.5 |
5、3.3、2.5 | 1.8 | |
5、3.3、2.5、1.8 | 1.1 | |
3.3 | 3.3、2.5、1.8 | 1.1 |
虽然一般情况下建议遵循上述偏置电压要求,但有时这并不可行(例如,在余量很小且没有提供单独的偏置电压轨时)。在这种情况下,仍然可以运行 TPS7H1111,但代价是降低了输出电流(并可能降低性能,例如降低 PSRR)。在电气特性表中将此条件(VBIAS = VIN 且余量很小)指定为 VBIAS = VIN 时的压降电压。通过满足由此产生的压降电压要求,器件保持正常运行。
可能无法充分发挥性能的一个受支持组合示例是 VBIAS = VIN = 5V 且 VOUT = 3.3V。假设 5V 电源轨具有 5% 的容差,3.3V 输出具有 +1.2% 的指定最大容差,最坏情况下的余量为 Vheadroom = 4.75 - 3.34 = 1.41V。这个 1.41V 小于建议的 1.6V。但是,如电气特性表中所示,此余量大于 1.5A 满载电流下所需的压降。因此,预计可支持全电流,但其他参数可能无法充分发挥性能(如 PSRR)。
在耦合到输出之前,偏置轨上的任何噪声都会通过 PSRRBIAS 规格来衰减。除非偏置轨是超洁净电源轨,否则此噪声耦合将成为产生干净输出电压的限制因素。因此,应使用 RC 滤波器来更大限度地减少 BIAS 引脚的噪声输入。由于 BIAS 引脚具有较低的电流要求,这是可行的。一般情况下,10Ω 和 4.7μF 足以确保尽可能减少从 BIAS 引脚传播到输出电压的噪声。所选的电阻器值必须足够低,以确保产生的 IR 压降不会导致偏置电压变得过低,从而确保正常运行。