ZHCSLA9H April   1997  – October 2024 UC1842 , UC1843 , UC1844 , UC1845 , UC2842 , UC2843 , UC2844 , UC2845 , UC3842 , UC3843 , UC3844 , UC3845

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1  详细引脚说明
        1. 7.3.1.1 COMP
        2. 7.3.1.2 VFB
        3. 7.3.1.3 ISENSE
        4. 7.3.1.4 RT/CT
        5. 7.3.1.5 GROUND (接地)
        6. 7.3.1.6 输出
        7. 7.3.1.7 VCC
        8. 7.3.1.8 VREF
      2. 7.3.2  逐脉冲电流限制
      3. 7.3.3  电流检测
      4. 7.3.4  具有低输出电阻的误差放大器
      5. 7.3.5  欠压锁定
      6. 7.3.6  振荡器
      7. 7.3.7  同步
      8. 7.3.8  关断技术
      9. 7.3.9  斜坡补偿
      10. 7.3.10 软启动
      11. 7.3.11 电压模式
    4. 7.4 器件功能模式
      1. 7.4.1 正常运行
      2. 7.4.2 UVLO 模式
  9. 应用和实现
    1. 8.1 应用信息
      1. 8.1.1 开环测试装置
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1  输入大容量电容器和最小体电压
        2. 8.2.2.2  变压器匝数比和最大占空比
        3. 8.2.2.3  变压器电感和峰值电流
        4. 8.2.2.4  输出电容器
        5. 8.2.2.5  电流检测网络
        6. 8.2.2.6  栅极驱动电阻器
        7. 8.2.2.7  VREF 电容器
        8. 8.2.2.8  RT/CT
        9. 8.2.2.9  启动电路
        10. 8.2.2.10 电压反馈补偿
          1. 8.2.2.10.1 功率级极点和零点
          2. 8.2.2.10.2 斜率补偿
          3. 8.2.2.10.3 开环增益
          4. 8.2.2.10.4 补偿环路
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
        1. 8.4.1.1 反馈布线
        2. 8.4.1.2 旁路电容器
        3. 8.4.1.3 补偿器件
        4. 8.4.1.4 布线和接地平面
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845 D、JG 和 P 封装 8 引脚 SOIC、CDIP 和 PDIP 顶视图图 5-1 D、JG 和 P 封装 8 引脚 SOIC、CDIP 和 PDIP 顶视图
UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845 FK 封装20 引脚 LCCC顶视图图 5-3 FK 封装20 引脚 LCCC顶视图
UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845 D 和 W 封装 14 引脚 SOIC 和 CFP 顶视图图 5-2 D 和 W 封装 14 引脚 SOIC 和 CFP 顶视图
表 5-1 引脚功能
引脚 类型(1) 说明
名称 SOIC、CDIP、PDIP
(8)
SOIC、CFP
(14)
LCCC
(20)
COMP 1 1 2 O 误差放大器补偿引脚。将外部补偿元件连接到此引脚,以修改误差放大器输出。误差放大器内部有电流限制,因此,用户可以通过外部将 COMP 强制为 GROUND 来控制零占空比。
接地 5 9 13 G 模拟地。对于没有 PWRGND 的器件封装,GROUND 既可以作为电源地,也可以作为模拟地。
PWRGND 8 12 G 电源地。对于没有 PWRGND 的器件封装,GROUND 既可以作为电源地,也可以作为模拟地
ISENSE 3 5 7 I 初级侧电流检测引脚。连接到电流检测电阻器。PWM 使用该信号终止 OUTPUT 开关的导通。电压斜坡可应用于该引脚,以通过电压模式控制配置运行器件。
NC 2、4、6、13 1、3、4、6、8、9、11、14、16、19 不连接
OUTPUT 6 10 15 O OUTPUT 是外部 MOSFET 的栅极驱动器。OUTPUT 是片上驱动器级的输出,旨在直接驱动 MOSFET 。峰值电流高达 1A,由该引脚提供和灌入。当 VCC 低于导通阈值时,OUTPUT 主动保持为低电平。
RT/CT 4 7 10 I/O 固定频率振荡器设定点。从该引脚将计时电阻器 RRT 连接到 VREF 并将计时电容器 CCT 连接到 GROUND,以设置开关频率。为了获得最佳性能,保持计时电容器引线尽可能短且直接连接到器件 GROUND。如果可能,为计时电容器和所有其他功能使用单独的接地走线。

可使用以下公式估算振荡器的频率:

方程式 1. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845

其中,fOSC 的单位为赫兹,RRT 的单位为欧姆,CCT 的单位为法拉。切勿使用小于 5kΩ 的计时电阻器。在高达 100% 的占空比下,UCx842 和 UCx843 的 OUTPUT 栅极驱动器的频率 fSW 等于 fOSC;在高达 50% 的占空比下,UCx844 和 UCx845 的频率等于 fOSC 频率的一半。

VC 11 17 I 输出栅极驱动器的偏置电源输入。对于没有该引脚的 PWM 控制器,栅极驱动器从 VCC 引脚实现偏置。VC 必须有一个旁路电容器,其电容比设计中使用的主开关 FET 的栅极电容至少大 10 倍。
VCC 7 12 18 I 为器件供电的模拟控制器偏置输入。总 VCC 电流是静态 VCC 电流和平均 OUTPUT 电流的总和。已知开关频率和 MOSFET 栅极电荷 Qg,可以根据以下公式计算平均 OUTPUT 电流:
方程式 2. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845

该引脚上需要一个旁路电容器,通常为 0.1µF,直接连接到 GROUND,并具有最小的布线长度。VCC 上也需要有一个附加旁路电容器,其电容比设计中使用的主开关 FET 的栅极电容至少大 10 倍。

VFB 2 3 5 I 内部误差放大器的反相输入。VFB 用于控制电源转换器电压反馈环路以实现稳定性。
VREF 8 14 20 O 5V 基准电压。VREF 用于通过计时电阻器向振荡器计时电容器提供充电电流。使用尽可能靠近引脚连接的陶瓷电容器将 VREF 旁路至地,这对于基准稳定性非常重要。要求陶瓷电容器的最小值为 0.1µF。VREF 上的外部负载需要额外的 VREF 旁路。
I = 输入,O = 输出,G = GND