ZHCSJ20D August 2018 – April 2021 UCC21530-Q1
PRODUCTION DATA
UCC21530-Q1 的输入信号引脚(INA 和 INB)基于 TTL 和 CMOS 兼容的输入阈值逻辑,该逻辑与 VDD 电源完全隔离。UCC21530-Q1 具有典型值为 1.8V 的高电平阈值 (VINA/BH) 和典型值为 1V 的低电平阈值,并且随温度变化很小(请参阅图 6-22 和图 6-23),因此可以使用逻辑电平控制信号(例如来自 3.3V 微控制器)轻松地驱动输入引脚。由于具有 0.8V 的宽迟滞 (VINA/B_HYS),器件具有出色的抗噪性能并且运行稳定。如果任何输入保持开路,内部下拉电阻器会强制将对应引脚置于低电平。此类电阻器通常为 200kΩ(请参阅 Topic Link Label8.2)。但是,如果不使用输入,仍建议将其接地。
由于 UCC21530-Q1 的输入侧与输出驱动器隔离,因此输入信号振幅可以大于或小于 VDD,只要其不超过建议的限值。这样,在与控制信号源集成时,灵活性更高,并允许用户为所选择的栅极选择最有效的 VDD。也就是说,施加于 INA 或 INB 的任何信号的振幅绝不能超过 VCCI 的电压。