ZHCSPW6D May   2023  – August 2024 UCC21550-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级(汽车类)
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  功率等级
    6. 5.6  绝缘规格
    7. 5.7  安全限值
    8. 5.8  电气特性
    9. 5.9  开关特性
    10. 5.10 绝缘特性曲线
    11. 5.11 典型特性
  7. 参数测量信息
    1. 6.1 传播延迟和脉宽失真度
    2. 6.2 上升至下降时间
    3. 6.3 输入和禁用响应时间
    4. 6.4 可编程死区时间
    5. 6.5 上电 UVLO 到输出延迟
    6. 6.6 CMTI 测试
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 VDD、VCCI 和欠压锁定 (UVLO)
      2. 7.3.2 输入和输出逻辑表
      3. 7.3.3 输入级
      4. 7.3.4 输出级
      5. 7.3.5 UCC21550-Q1 中的二极管结构
    4. 7.4 器件功能模式
      1. 7.4.1 禁用引脚
      2. 7.4.2 可编程死区时间 (DT) 引脚
        1. 7.4.2.1 将 DT 引脚连接到 VCC
        2. 7.4.2.2 DT 引脚连接至 DT 和 GND 引脚之间的编程电阻器
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 设计 INA/INB 输入滤波器
        2. 8.2.2.2 选择外部自举二极管及其串联电阻
        3. 8.2.2.3 栅极驱动器输出电阻器
        4. 8.2.2.4 栅极至源极电阻器选择
        5. 8.2.2.5 估算栅极驱动器功率损耗
        6. 8.2.2.6 估算结温
        7. 8.2.2.7 选择 VCCI、VDDA/B 电容器
          1. 8.2.2.7.1 选择 VCCI 电容器
          2. 8.2.2.7.2 选择 VDDA(自举)电容器
          3. 8.2.2.7.3 选择 VDDB 电容器
        8. 8.2.2.8 死区时间设置指南
        9. 8.2.2.9 具有输出级负偏置的应用电路
      3. 8.2.3 应用曲线
  10. 电源相关建议
  11. 10布局
    1. 10.1 布局指南
    2. 10.2 布局示例
  12. 11器件和文档支持
    1. 11.1 器件支持
      1. 11.1.1 第三方米6体育平台手机版_好二三四免责声明
    2. 11.2 文档支持
      1. 11.2.1 相关文档
    3. 11.3 认证
    4. 11.4 接收文档更新通知
    5. 11.5 支持资源
    6. 11.6 商标
    7. 11.7 静电放电警告
    8. 11.8 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息
    1. 13.1 卷带包装信息
    2. 13.2 机械数据

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • DWK|14
  • DW|16
散热焊盘机械数据 (封装 | 引脚)
订购信息

死区时间设置指南

对于采用半桥的电源转换器拓扑,顶部和底部晶体管之间的死区时间设置有助于防止在动态开关期间发生击穿。

UCC21550-Q1 在电气特性表中的死区时间规格定义为从一个通道下降沿的 90% 到另一个通道上升沿的 10% 的时间间隔(请参阅图 6-4)。此定义可确保死区时间设置与负载条件无关,并通过制造测试确保线性度。但是,该死区时间设置可能不会反映功率转换器系统中的死区时间,因为死区时间设置取决于外部栅极驱动接通/关断电阻器、直流链路开关电压/电流以及负载晶体管的输入电容。

以下是有关如何选择合适死区时间的建议:

方程式 22. UCC21550-Q1

其中

  • DTsettingUCC21550-Q1 死区时间设置(单位为 ns),DTSetting = 8.6 × RDT(单位为 kΩ)+ 13。
  • DTReq:具有足够裕度或 ZVS 要求的顶部和底部开关的实际 VGS 信号之间的系统所需死区时间。
  • TF_Sys:在负载、电压/电流条件最坏的情况下,系统内栅极关断下降时间。
  • TR_Sys:在负载、电压/电流条件最坏的情况下,系统内栅极导通上升时间。
  • TD(on):导通延迟时间,从晶体管栅极信号的 10% 到功率晶体管栅极阈值。

应注意,UCC21550-Q1 死区时间设置由 DT 引脚配置决定(请参阅节 7.4.2),它无法根据系统条件自动微调死区时间。