ZHCADJ9A December 2023 – January 2024 AMC1303M2520 , AMC1305L25 , AMC1306M25
采用具有软件可配置相位延迟的时钟边沿补偿的数字接口如图 4-8 显示。时序图显示时钟频率为 20MHz 的时钟信号(表示馈入隔离式 Δ-Σ 调制器的时钟信号)作为第一个信号。时序图中绘制的第二个信号表示在数据表中给出的典型规格下隔离式 Δ-Σ 调制器的数据输出。第三个信号表示 20MHz 时钟信号,相对于第一个信号相移 10ns,该信号馈送到 MCU SDFM 的时钟输入。
表 4-4 显示了计算出的建立时间和保持时间,包括最小值和最大值。由于相位延迟可在软件中配置,因此可以选择相位延迟的值,以使数据采集时序位于数据信号的中央。这样就可为建立时间和保持时间提供最大的可能裕度,从而使系统中的容差不会影响数据采集。该计算工具提供数字时序接口的裕度,有助于了解系统的可接受容差。对于选定的 10ns 相位延迟,最短建立时间为 15.6ns,在减去 10ns 的 MCU 建立时间要求后,得到 5.6ns 的裕度。相应地计算最短保持时间的裕度,此裕度为 6.7ns。
相位延迟 | 建议的相位延迟 | 所选相位延迟 | |
min | 4.4ns | 10.0ns | |
max | 16.7ns | ||
最短建立时间 @MCU | 15.6ns | ||
最长建立时间 @MCU | 33.3ns | ||
最短保持时间 @MCU | 16.7ns | ||
最长保持时间 @MCU | 34.4ns |