ZHCAEN3 October   2024 DS250DF410 , DS250DF810 , DS280BR810 , DS280BR820 , DS280DF810 , DS280MB810 , DS560MB410

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2协同设计:带交叉点的 25GbE 4 通道重定时器或转接驱动器
    1. 2.1 DS250DF410 重定时器概述
    2. 2.2 DS560MB410 转接驱动器概述
    3. 2.3 引脚比较表
    4. 2.4 协同设计原理图示例
    5. 2.5 值得注意的协同设计元素
      1. 2.5.1 校准时钟
      2. 2.5.2 SMBus 地址
      3. 2.5.3 SMBus 控制器模式
      4. 2.5.4 SMBus 上拉电阻器
      5. 2.5.5 中断输出
      6. 2.5.6 多路复用器选择输入
  6. 3协同设计:带交叉点的 25GbE 8 通道重定时器或转接驱动器
    1. 3.1 DS250DF810 和 DS280DF810 重定时器概述
    2. 3.2 DS280BR810、DS280BR820 和 DS280MB810 转接驱动器概述
    3. 3.3 引脚比较表
    4. 3.4 协同设计原理图示例
    5. 3.5 值得注意的协同设计元素
      1. 3.5.1 交流耦合
      2. 3.5.2 校准时钟
      3. 3.5.3 SMBus 地址
      4. 3.5.4 SMBus 控制器模式
      5. 3.5.5 SMBus 上拉电阻器
      6. 3.5.6 中断输出
      7. 3.5.7 多路复用器选择输入
  7. 4总结
  8. 5参考资料

中断输出

DS2x0DF810 在引脚 F3 (INT_N) 上包含一个中断输出,当发生中断事件时,该输出被拉至低电平。该输出为开漏输出,需要一个 2kΩ 至 5kΩ 的上拉电阻器。此协同设计示例包含一个连接至 3.3V 电源的 4.7kΩ 上拉电阻器。

DS280BR8x0 和 DS80MB810 不包含中断输出。引脚 F3 (INT_N) 在封装上无连接,但可以连接到其他器件的 INT_N 引脚。此协同设计示例包含一个连接至 3.3V 电源的 4.7kΩ 上拉电阻器。无需设计配置即可在重定时器和转接驱动器实现方案之间进行切换。