ZHCAEN3 October 2024 DS250DF410 , DS250DF810 , DS280BR810 , DS280BR820 , DS280DF810 , DS280MB810 , DS560MB410
表 3-2 比较了 DS2x0DF810 重定时器、DS280BR8x0 转接驱动器和 DS280MB810 转接驱动器(带交叉点)的引脚功能,并列出了是否需要任何设计配置来支持具有相同协同设计的每个器件。
引脚编号 | DS2x0DF810 引脚名称 | DS280BR8x0 引脚名称 | DS280MB810 引脚名称 | 是否需要配置? | 详细信息 |
---|---|---|---|---|---|
C15、B15、B13、A13、B11、A11、B9、A9、B7、A7、B5、A5、B3、A3、C1、B1 | RXnP/N | RXnP/N | RXnP/N | 否 | 高速输入片上交流耦合。 |
G15、H15、H13、J13、H11、J11、H9、J9、H7、J7、H5、J5、H3、J3、G1、H1 | TXnP/N | TXnP/N | TXnP/N | 是 |
DS2x0DF810、DS280BR810:高速输出片上交流耦合。 DS280BR820、DS280MB810:高速输出需要外部交流耦合。 |
E1 | CAL_CLK_IN | CAL_CLK_IN | CAL_CLK_IN | 可选 |
DS2x0DF810:需要 25MHz 校准时钟输入。 DS280BR8x0、DS280MB810:可以选择缓冲 25MHz 时钟输入。无需校准时钟。 |
E15 | CAL_CLK_OUT | CAL_CLK_OUT | CAL_CLK_OUT | 可选 | CAL_CLK_IN 的 2.5V 缓冲副本。 |
D13、E13 | ADDR0/1 | ADDR0/1 | ADDR0/1 | 否 | 用于配置 SMBus 地址的 4 级配置 (strap)。 |
E3 | EN_SMB | EN_SMB | EN_SMB | 否 | 用于选择 SMBus 目标模式或控制器模式的 4 级配置 (strap)。 |
E12、F12 | SDA/SDC | SDA/SDC | SDA/SDC | 否 | SMBus 数据和时钟 I/O。需要 2kΩ 至 5kΩ 上拉电阻器。 |
F13 | READ_EN_N | READ_EN_N | READ_EN_N | 否 |
SMBus 目标模式:拉至高电平或保持悬空以正常运行。 SMBus 控制器模式:拉至低电平以启动 EEPROM 加载。 |
D3 | ALL_DONE_N | ALL_DONE_N | ALL_DONE_N | 否 | 使用 SMBus 控制器模式时的 EEPROM 加载状态。 |
F3 | INT_N | INT_N | INT_N | 否 |
DS2x0DF810:中断开漏输出。需要 2kΩ 至 5kΩ 上拉电阻器。 DS280BR8x0、DS280MB810:封装上无连接。可拉至高电平以实现与 DS2x0DF810 的协同设计兼容性。 |
E2、E14 | TEST0/1 | TEST0/1 | MUXSEL0/1 | 可选 |
DS2x0DF810、DS280BR8x0:保留的测试引脚。可以保持悬空、连接至 GND 或连接至 2.5V。 DS280MB810:多路复用器选择控制输入。如果未使用,可以保持悬空或连接至 GND。 |
F4、E4、D4、D12 | TEST4-7 | GND | GND | 否 |
DS2x0DF810:保留的测试引脚。可以保持悬空或连接至 GND。 DS280BR8x0、DS280MB810:参考接地。 |
D6、D8、D10、E5、E6、E7、E8、E9、E10、F6、F8、F10 | VDD | VDD | VDD | 否 | 2.5V 电源。TI 建议在尽可能靠近器件的位置连接至少 6 个去耦电容器。 |
A1、A2、A4、A6、A8、A10、A12、A14、A15、B2、B4、B6、B8、B10、B12、B14、C2、C3、C4、C5、C6、C7、C8、C9、C10、C11、C12、C13、C14、D1、D2、D5、D7、D9、D11、D14、D15、E11、F1、F2、F5、F7、F9、F11、F14、F15、G2、G3、G4、G5、G6、G7、G8、G9、G10、G11、G12、G13、G14、H2、H4、H6、H8、H10、H12、H14、J1、J2、J4、J6、J8、J10、J12、J14、J15 | GND | GND | GND | 否 | 参考接地。 |