ZHCAEN3 October   2024 DS250DF410 , DS250DF810 , DS280BR810 , DS280BR820 , DS280DF810 , DS280MB810 , DS560MB410

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2协同设计:带交叉点的 25GbE 4 通道重定时器或转接驱动器
    1. 2.1 DS250DF410 重定时器概述
    2. 2.2 DS560MB410 转接驱动器概述
    3. 2.3 引脚比较表
    4. 2.4 协同设计原理图示例
    5. 2.5 值得注意的协同设计元素
      1. 2.5.1 校准时钟
      2. 2.5.2 SMBus 地址
      3. 2.5.3 SMBus 控制器模式
      4. 2.5.4 SMBus 上拉电阻器
      5. 2.5.5 中断输出
      6. 2.5.6 多路复用器选择输入
  6. 3协同设计:带交叉点的 25GbE 8 通道重定时器或转接驱动器
    1. 3.1 DS250DF810 和 DS280DF810 重定时器概述
    2. 3.2 DS280BR810、DS280BR820 和 DS280MB810 转接驱动器概述
    3. 3.3 引脚比较表
    4. 3.4 协同设计原理图示例
    5. 3.5 值得注意的协同设计元素
      1. 3.5.1 交流耦合
      2. 3.5.2 校准时钟
      3. 3.5.3 SMBus 地址
      4. 3.5.4 SMBus 控制器模式
      5. 3.5.5 SMBus 上拉电阻器
      6. 3.5.6 中断输出
      7. 3.5.7 多路复用器选择输入
  7. 4总结
  8. 5参考资料

校准时钟

DS250DF410 需要将源自外部振荡器的 25MHz (±100PPM) 2.5V 单端时钟连接到引脚 F1 (CAL_CLK_IN)。协同设计原理图示例中包含一个 25MHz 振荡器 Y1。引脚 F11 (CAL_CLK_OUT) 输出基准时钟输入的 2.5V 缓冲副本,从而以菊花链方式连接多个器件。

DS560MB410 无需外部校准时钟。引脚 F1 (GPI) 用作 2.5V LVCMOS 反相缓冲器输入,支持高达 25MHz 的通用 LVCMOS 信号。引脚 F11 (GPO) 用作 GPI 引脚的反相缓冲器输出。

在此协同设计示例中,有两个将校准时钟连接到 DS560MB410 的选项。

  1. 移除电阻器 R8 和 R10 以从器件上断开校准时钟输入和输出信号。
  2. 使 R8 和 R10 保持组装状态以缓冲 25MHz 基准时钟信号。如果基准时钟以菊花链方式连接到多个器件,此选项非常有用。请注意,缓冲器输出是反相的。这可能会影响其他连接的器件。