ZHCUC64A August 2024 – November 2024 DRV8162 , INA241A , ISOM8710
由于半桥栅极驱动器 DRV8162L 具有 VGVDD 和 VGVDD_LS 双电源功能,因此可以选择使用独立路径关断三相栅极驱动器的高侧输出和低侧输出。此设计中实施了一个示例电路。
系统中内置了两个分别用于 VGVDD 和 VGVDD_LS 电源的负载开关(U12 和 U14,TPS22810DRVR)。在 DRV8162L 内部,VGVDD_LS 用于为低侧驱动器电路供电,VGVDD 用于为高侧自举电路供电。
系统中内置的第三个关断路径有一个特定负载开关(U9,TPS22948DCKT)用于控制两个 PWM 缓冲器和电平转换器芯片(U13 和 U15,TXU0304BQA)的 3.3V 电源。两个器件的输出使能 (OE) 引脚都可以配置为馈入系统控制 MCU 的 GPIO 输出(主机处理器接口的 J2-Pin18),或通过光耦仿真器隔离器(U10 或 U11,ISOM8710DFF)馈入外部输入信号。