ZHCUC64A August   2024  – November 2024 DRV8162 , INA241A , ISOM8710

 

  1.   1
  2.   说明
  3.   资源
  4.   特性
  5.   应用
  6.   6
  7. 1系统说明
    1. 1.1 参考设计概述
    2. 1.2 主要系统规格
  8. 2系统概述
    1. 2.1 方框图
    2. 2.2 设计注意事项
      1. 2.2.1 硬件设计
        1. 2.2.1.1 功率级栅极驱动器
          1. 2.2.1.1.1 栅极驱动器
          2. 2.2.1.1.2 保护特性
          3. 2.2.1.1.3 VGVDD 定义
          4. 2.2.1.1.4 配置 (Strap) 功能
        2. 2.2.1.2 功率级 FET
          1. 2.2.1.2.1 VGS 与 RDS(ON) 间的关系
        3. 2.2.1.3 相电流和电压检测
          1. 2.2.1.3.1 相电流
          2. 2.2.1.3.2 相电流 - 偏置电压基准
          3. 2.2.1.3.3 电压
        4. 2.2.1.4 主机处理器接口
        5. 2.2.1.5 栅极驱动器关断路径
        6. 2.2.1.6 系统诊断测量
          1. 2.2.1.6.1 温度测量
        7. 2.2.1.7 系统电源
          1. 2.2.1.7.1 12V 电源轨
          2. 2.2.1.7.2 3.3V 电源轨
      2. 2.2.2 软件设计
    3. 2.3 主要米6体育平台手机版_好二三四
      1. 2.3.1 DRV8162L
      2. 2.3.2 INA241A
      3. 2.3.3 LMR38010
      4. 2.3.4 TMP6131
      5. 2.3.5 ISOM8710
  9. 3硬件、软件测试要求和测试结果
    1. 3.1 硬件要求
      1. 3.1.1 PCB 概述
      2. 3.1.2 硬件配置
        1. 3.1.2.1 先决条件
        2. 3.1.2.2 默认电阻器和跳线配置
        3. 3.1.2.3 连接器
          1. 3.1.2.3.1 主机处理器接口
    2. 3.2 测试设置
    3. 3.3 测试结果
      1. 3.3.1 电源管理
        1. 3.3.1.1 上电
        2. 3.3.1.2 断电
      2. 3.3.2 栅极电压和相电压
        1. 3.3.2.1 20VDC
        2. 3.3.2.2 48VDC
        3. 3.3.2.3 60VDC
      3. 3.3.3 数字 PWM 和栅极电压
      4. 3.3.4 相电流测量
      5. 3.3.5 系统测试结果
        1. 3.3.5.1 热分析
  10. 4设计和文档支持
    1. 4.1 设计文件
      1. 4.1.1 原理图
      2. 4.1.2 BOM
    2. 4.2 工具与软件
    3. 4.3 文档支持
    4. 4.4 支持资源
    5. 4.5 商标
  11. 5关于作者
  12. 6修订历史记录

栅极驱动器关断路径

由于半桥栅极驱动器 DRV8162L 具有 VGVDD 和 VGVDD_LS 双电源功能,因此可以选择使用独立路径关断三相栅极驱动器的高侧输出和低侧输出。此设计中实施了一个示例电路。

系统中内置了两个分别用于 VGVDD 和 VGVDD_LS 电源的负载开关(U12 和 U14,TPS22810DRVR)。在 DRV8162L 内部,VGVDD_LS 用于为低侧驱动器电路供电,VGVDD 用于为高侧自举电路供电。

系统中内置的第三个关断路径有一个特定负载开关(U9,TPS22948DCKT)用于控制两个 PWM 缓冲器和电平转换器芯片(U13 和 U15,TXU0304BQA)的 3.3V 电源。两个器件的输出使能 (OE) 引脚都可以配置为馈入系统控制 MCU 的 GPIO 输出(主机处理器接口的 J2-Pin18),或通过光耦仿真器隔离器(U10 或 U11,ISOM8710DFF)馈入外部输入信号。