TRF371109
- Frequency Range: 300 MHz to 1700 MHz
- Integrated Baseband Programmable Gain Amplifier
- On-Chip Programmable Baseband Filter
- High Cascaded IP3: 27 dBm at 900 MHz
- High IP2: 68 dBm at 900 MHz
- Hardware and Software Power Down
- Three-Wire Serial Interface
- Single Supply: 4.5-V to 5.5-V Operation
- Silicon Germanium Technology
- APPLICATIONS
- Multicarrier Wireless Infrastructure
- WiMAX
- High-Linearity Direct-Downconversion Receiver
- LTE (Long Term Evolution)
All other trademarks are the property of their respective owners.
The TRF371109 is a highly linear direct-conversion quadrature receiver. The TRF371109 integrates balanced I and Q mixers, LO buffers, and phase splitters to convert an RF signal directly to I and Q baseband. The on-chip programmable gain amplifiers allow adjustment of the output signal level without the need for external variable gain (attenuator) devices. The TRF371109 integrates programmable baseband low-pass filters that attenuate nearby interference, eliminating the need for an external baseband filter.
Housed in a 7-mm × 7-mm VQFN package, the TRF371109 provides the smallest and most integrated receiver solution available for high-performance equipment.
技术文档
类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | Direct Downconversion Receiver 数据表 (Rev. B) | 2011年 5月 10日 | |||
技术文章 | Can a clock generator act as a jitter cleaner? | PDF | HTML | 2017年 3月 23日 | |||
技术文章 | Don’t let bad reference signals destroy the phase noise in your PLL/synthesizer | PDF | HTML | 2017年 1月 10日 | |||
技术文章 | A survival guide to scaling your PLL loop filter design | PDF | HTML | 2016年 11月 22日 | |||
技术文章 | What to do when your PLL does not lock | PDF | HTML | 2016年 7月 12日 | |||
技术文章 | Issues with jitter, phase noise, lock time or spurs? Check the loop-filter bandwid | PDF | HTML | 2016年 6月 6日 | |||
应用手册 | Characterization Report for FMC30RF | 2014年 9月 18日 | ||||
设计指南 | 适用于 Xilinx FPGA 的模拟器件 解决方案指南 | 2012年 4月 24日 | ||||
EVM 用户指南 | TRF3711xxEVM User's Guide (Rev. B) | 2010年 11月 5日 | ||||
应用手册 | DC Offset Auto-Calibration of TRF371x | 2009年 11月 5日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
TRF371109EVM — TRF371109 评估模块
TRF3711EVM-SW — TRF3711 EVM 软件
TRF3711 设计包:TRF3711 设计包中包含以下 4 个与评估板相关的文件:
- 原理图
- BOM
- odb 文件
- 光绘文件
您可以在 odb 文件中找到布局信息,并可通过位于 www.valor.com 的免费 Valor 视图进行查看。
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
VQFN (RGZ) | 48 | Ultra Librarian |
订购和质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
- 制造厂地点
- 封装厂地点