米6体育平台手机版_好二三四详情

Sample rate (max) (Msps) 1800, 3600 Resolution (bps) 12 Number of input channels 1, 2 Interface type Parallel LVDS Analog input BW (MHz) 2800 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 4180 Architecture Folding Interpolating SNR (dB) 58.6 ENOB (bit) 9.4 SFDR (dB) 73 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 1800, 3600 Resolution (bps) 12 Number of input channels 1, 2 Interface type Parallel LVDS Analog input BW (MHz) 2800 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 4180 Architecture Folding Interpolating SNR (dB) 58.6 ENOB (bit) 9.4 SFDR (dB) 73 Operating temperature range (°C) -40 to 85 Input buffer Yes
PBGA (NXA) 292 729 mm² 27 x 27
  • Configurable to Either 3.6 GSPS Interleaved or 1.8 GSPS Dual ADC
  • Pin-Compatible with ADC10D1000/1500 and ADC12D1000/1600
  • Internally Terminated, Buffered, Differential Analog Inputs
  • Interleaved Timing Automatic and Manual Skew Adjust
  • Test Patterns at Output for System Debug
  • Programmable 15-bit Gain and 12-bit Plus Sign Offset
  • Programmable tAD Adjust Feature
  • 1:1 Non-Demuxed or 1:2 Demuxed LVDS Outputs
  • AutoSync Feature for Multi-Chip Systems
  • Single 1.9-V ± 0.1-V Power Supply
  • Key Specifications
    • Resolution: 12 Bits
    • Interleaved 3.6 GSPS ADC
      • Noise Floor Density –153.5 dBm/Hz (typ)
      • IMD3 –61 dBFS (typ)
      • Noise Power Ratio 48.5 dB (typ)
      • Power 4.4 W (typ)
      • Full Power Bandwidth 1.75 GHz (typ)
    • Dual 1.8 GSPS ADC, Fin = 125MHz
      • ENOB: 9.4 (typ)
      • SNR 58.5 dB (typ)
      • SFDR 73 dBc (typ)
      • Power 4.4 W (typ)
      • Full Power Bandwidth 2.8 GHz (typ)
  • Configurable to Either 3.6 GSPS Interleaved or 1.8 GSPS Dual ADC
  • Pin-Compatible with ADC10D1000/1500 and ADC12D1000/1600
  • Internally Terminated, Buffered, Differential Analog Inputs
  • Interleaved Timing Automatic and Manual Skew Adjust
  • Test Patterns at Output for System Debug
  • Programmable 15-bit Gain and 12-bit Plus Sign Offset
  • Programmable tAD Adjust Feature
  • 1:1 Non-Demuxed or 1:2 Demuxed LVDS Outputs
  • AutoSync Feature for Multi-Chip Systems
  • Single 1.9-V ± 0.1-V Power Supply
  • Key Specifications
    • Resolution: 12 Bits
    • Interleaved 3.6 GSPS ADC
      • Noise Floor Density –153.5 dBm/Hz (typ)
      • IMD3 –61 dBFS (typ)
      • Noise Power Ratio 48.5 dB (typ)
      • Power 4.4 W (typ)
      • Full Power Bandwidth 1.75 GHz (typ)
    • Dual 1.8 GSPS ADC, Fin = 125MHz
      • ENOB: 9.4 (typ)
      • SNR 58.5 dB (typ)
      • SFDR 73 dBc (typ)
      • Power 4.4 W (typ)
      • Full Power Bandwidth 2.8 GHz (typ)

The 12-bit, 3.6 GSPS ADC12D1800 is the latest advance in TI’s Ultra-High-Speed ADC family and builds upon the features, architecture and functionality of the 10-bit GHz family of ADCs.

The ADC12D1800 provides a flexible LVDS interface which has multiple SPI programmable options to facilitate board design and FPGA/ASIC data capture. The LVDS outputs are compatible with IEEE 1596.3-1996 and supports programmable common mode voltage.

The product is packaged in a leaded or lead-free 292-ball thermally enhanced BGA package over the rated industrial temperature range of –40°C to +85°C.

To achieve full rated performance for fCLK > 1.6 GHz, write the maximum power settings one time to Register 6h through the serial interface; see Section 5.6.1 for more information.

The 12-bit, 3.6 GSPS ADC12D1800 is the latest advance in TI’s Ultra-High-Speed ADC family and builds upon the features, architecture and functionality of the 10-bit GHz family of ADCs.

The ADC12D1800 provides a flexible LVDS interface which has multiple SPI programmable options to facilitate board design and FPGA/ASIC data capture. The LVDS outputs are compatible with IEEE 1596.3-1996 and supports programmable common mode voltage.

The product is packaged in a leaded or lead-free 292-ball thermally enhanced BGA package over the rated industrial temperature range of –40°C to +85°C.

To achieve full rated performance for fCLK > 1.6 GHz, write the maximum power settings one time to Register 6h through the serial interface; see Section 5.6.1 for more information.

下载 观看带字幕的视频 视频

技术文档

star =有关此米6体育平台手机版_好二三四的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 9
类型 标题 下载最新的英语版本 日期
* 数据表 ADC12D1800 12-Bit, Single 3.6 GSPS Ultra High-Speed ADC 数据表 (Rev. Q) PDF | HTML 2017年 5月 17日
应用手册 AN-2132 Synchronizing Multiple GSPS ADCs in a System: The AutoSync Feature (Rev. G) 2017年 2月 3日
应用手册 Maximizing SFDR Performance in the GSPS ADC: Spur Sources and Methods of Mitigat 2013年 12月 9日
应用手册 AN-2128 ADC1xD1x00 Pin Compatibility (Rev. C) 2013年 5月 1日
用户指南 Schematic and Layout Recommendations for the GSPS ADC 2013年 4月 29日
应用手册 AN-2177 Using the LMH6554 as a ADC Driver (Rev. A) 2013年 4月 26日
应用手册 From Sample Instant to Data Output: Understanding Latency in the GSPS ADC 2012年 12月 18日
米6体育平台手机版_好二三四概述 ADC12D1x00 12-bit ADC Family: Ultra High-Speed 12-bit ADCs up to 3.6 GSPS 2012年 5月 16日
用户指南 12-Bit, Dual 1.6/1.8 GSPS or Single 3.2/3.6 GSPS Ref Bd User Guide 2012年 1月 25日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

ADC-LD-BB — ADC 低失真不平衡变压器板

One ADC-LD-BB board is included in the hardware kit with the GSPS analog-to-digital converter (ADC) reference boards. Since the analog inputs to the ADC1xDxx00RB are differential and most signal sources are single ended, these balun boards are generally used to achieve (...)

用户指南: PDF
TI.com 上无现货
评估板

ABACO-3P-FMC160 — Abaco Systems® 模拟单通道宽带输入/输出 ADC/DAC FPGA 夹层卡

The Abaco FMC160 provides one 12-bit 3.6-GSPS analog-to-digital converter (ADC) and one 14-bit 5.7-GSPS digital-to-analog converter (DAC). The module highlights the Texas Instruments ADC12D1800 two-channel, 12-bit, 1.6-GSPS ADC in a daughtercard with an FPGA mezzanine card (FMC) connector using a (...)

来源:Abaco Systems
支持软件

WAVEVISION5 WaveVision 5 Software

WaveVision 5 software is part of the WaveVision evaluation system that also includes WaveVision 5 Data Capture Board. The WaveVision 5 system is an easy-to-use data acquisition and analysis tool, designed to help users evaluate Texas Instruments' Signal Path solutions.

While WaveVision 5 software (...)

支持的米6体育平台手机版_好二三四和硬件

支持的米6体育平台手机版_好二三四和硬件

米6体育平台手机版_好二三四
高速 ADC (≥10MSPS)
ADC08D1020 8 位、双路 1.0GSPS 或单路 2.0GSPS 模数转换器 (ADC) ADC08D1520 8 位、双路 1.5GSPS 或单路 3.0GSPS 模数转换器 (ADC) ADC10D1000 10 位、双通道 1.0GSPS 或单路 2.0GSPS 模数转换器 (ADC) ADC10D1500 10 位、双通道 1.5GSPS 或单通道 3.0GSPS 模数转换器 (ADC) ADC10DV200 双通道、10 位、200MSPS 模数转换器 (ADC) ADC12D1000 12 位、双通道 1.0GSPS 或单通道 2.0GSPS 模数转换器 (ADC) ADC12D1000RF 12 位、双通道 1.0GSPS 或单通道 2.0GSPS 射频采样模数转换器 (ADC) ADC12D1600 12 位、双通道 1.6GSPS 或单通道 3.2GSPS 模数转换器 (ADC) ADC12D1600RF 12 位双通道 1.6GSPS 或单通道 3.2GSPS 射频采样模数转换器 (ADC) ADC12D1800 12 位、双通道 1.8GSPS 或单通道 3.6GSPS 模数转换器 (ADC) ADC12D1800RF 12 位、双通道 1.8GSPS 或单通道 3.6GSPS、射频采样模数转换器 (ADC) ADC12D500RF 12 位、双通道 500MSPS 或单通道 1.0GSPS 射频采样模数转换器 (ADC) ADC12D800RF 12 位、双通道 800MSPS 或单通道 1.6GSPS 射频采样模数转换器 (ADC) ADC14DC080 双通道、14 位、80MSPS、1.0GHz 输入带宽模数转换器 (ADC) ADC16DV160 双通道、16 位、160MSPS 模数转换器 (ADC) ADC16V130 16 位、130MSPS 模数转换器 (ADC)
硬件开发
评估板
ADC08D1520RB ADC08D1520RB:低功耗、8 位、双路 1.5 GSPS 或单路 3.0 GSPS 模数转换器参考板 ADC12D1600RB 12 位双路 1.6/1.8 GSPS 或单路 3.2/3.6 GSPS A/D 转换器参考板 ADC16DV160HFEB ADC16DV160HFEB 评估板 LM98640CVAL 具有 LVDS 输出的双通道、14 位、40 MSPS 模拟前端 WAVEVSN-BRD-5.1 WaveVision 5 数据捕获板(5.1 版)
软件
应用软件和框架
WAVEVISION5 Data Acquisition and Analysis Software
仿真模型

ADC12D1000 IBIS Model

SNAM014.ZIP (41 KB) - IBIS Model
模拟工具

PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源米6体育平台手机版_好二三四系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短米6体育平台手机版_好二三四上市时间并降低开发成本。

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
参考设计

TIDA-00113 — 在单通道模式或双通道模式下针对高带宽应用驱动 GSPS ADC

该设计旨在帮助系统设计人员权衡利弊,推动具有每秒千兆取样率的 ADC(采用平衡-非平衡变压器配置)在带宽应用中的应用,并对该实施过程进行优化。需考虑的权衡因素包括平衡-非平衡变压器的结构、插入损耗、动态性能、可配置性和实施的简便性。拓扑和布局在优化系统性能的过程中尤为重要,这也正是这些设计能够有助于缩短设计周期的原因所在。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00479 — GSPS ADC 的最理想时钟源参考设计

ADC12D1600RFRB 参考设计提供了展示高速数字转换器应用(其中整合了时钟、电源管理和信号处理)的平台。此参考设计利用 1.6 GSPS ADC12D1600RF 器件、板载 FPGA Xilinx Virtex 4 和高性能时钟合成器 LMX2531 来满足 9 位 ENOB 高速数字转换器的系统要求。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00071 — 每秒千兆次采样 (GSPS) ADC 的原理图和布局建议

此参考设计为系统中采用 GSPS ADC 的系统设计人员提供了原理图和布局参考。将此参考设计与数据表结合使用 — 数据表始终具有最终权威性。另外, ADC1xDxxxx(RF)RB 参考板提供有用的参考设计。米6体育平台手机版_好二三四网页上或“TI 设计”中提供了此参考板的所有设计源文件以及用于 ADC 的 CAD/CAE 符号,可进行下载。在本文档中,ADC 或 GSPS ADC 指代 (...)
用户指南: PDF
原理图: PDF
封装 引脚 CAD 符号、封装和 3D 模型
PBGA (NXA) 292 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐米6体育平台手机版_好二三四可能包含与 TI 此米6体育平台手机版_好二三四相关的参数、评估模块或参考设计。

支持和培训

视频