CDCUN1208LP
- 支持 PCIe 1/2/3 代
- 配置选项(通过引脚或 SPI/I2C):
- 输入类型(高速电流驱动能力 (HCSL),低压差分信号 (LVDS),低压 COMS (LVCOMS))
- 输出类型 (HCSL,LVDS,LVCOMS)
- 信号边沿速率(慢、中、快)
- 时钟输入分配值 (/1, /2, /4, /8) - 只适用于 IN2
- 低功耗与电源管理 特性,包括 1.8V 运行和输出使能控制
- 具有集成稳压器,可改进 PSNR
- 卓越的附加抖动性能
- LVDS 在 100MHz 时具有
200 fs RMS(10kHz 至 20MHz) - HCSL 在 100MHz 时具有
160 fs RMS(10kHz 至 20MHz)
- LVDS 在 100MHz 时具有
- 最大工作频率:
- 差分模式:高达 400MHz
- LVCOMS 模式:高达 250MHz
- ESD 保护超过 2kV HBM、500V CDM
- 工业温度范围(–40°C 至 85°C)
- 宽电源范围(1.8V、2.5V 或者 3.3V)
CDCUN1208LP 是一款 2:8 扇出缓冲器,具有宽工作电源电压范围、两个通用差分/单端输入以及具有边沿速率控制的通用输出(HCSL、LVDS 或 LVCMOS)。时钟缓冲器支持 PCIe 1/2/3 代。其中一个器件输入包括可提供 /1、/2、/4 或 /8 分频值的分频器。CDCUN1208LP 采用 32 引脚 QFN 封装,从而减小了解决方案的尺寸。此器件非常灵活并易于使用。某些特定引脚的状态决定了器件在加电时的配置。或者,CDCUN1208P 提供一个 SPI/I2C 端口,在此端口上有一个主机处理器来控制器件的设置。CDCUN1208P 提供出色的附加抖动性能且功耗很低。输出部分包括四个专用电源引脚,这些引脚能够启用来自不同电源域的输出端口。这一功能使得时钟器件能够在不同的 LVCOMS 电平上切换,而无需外部逻辑电平转换电路。
技术文档
类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | 具有通用输入和输出的 CDCUN1208LP 400MHz 低功耗 2:8 扇出缓冲器 数据表 (Rev. D) | PDF | HTML | 英语版 (Rev.D) | PDF | HTML | 2019年 6月 4日 |
EVM 用户指南 | CDCUN1208LP EVM User's Guide | 2012年 4月 4日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
CDCUN1208LPEVM — CDCUN1208LP 评估模块
CDCUN1208LP 是一款 2:8 扇出缓冲器,具有较宽的工作电源电压范围、两个通用差动/单端输入以及带时钟边沿速率控制的通用输出(HCSL、LVDS 或 LVCMOS)。其中一个器件输入包括可提供 /1、/2、/4 和 /8 分频值的分频器。
该器件提供 32 引脚 QFN 封装。CDCUN1208LP 非常灵活且易于使用。应用通过在器件加电时设置某些引脚状态来配置器件。或者,应用可通过 SPI/I2C 配置器件。CDCUN1208LP 提供出色的附加抖动和低功耗性能。输出部分包括四个专用输出电源引脚,可支持使用不同电源域的输出端口的运行。这可为时钟器件提供在不同 LVCMOS (...)
CLOCK-TREE-ARCHITECT — 时钟树架构编程软件
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短米6体育平台手机版_好二三四上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
VQFN (RHB) | 32 | Ultra Librarian |
订购和质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
- 制造厂地点
- 封装厂地点
推荐米6体育平台手机版_好二三四可能包含与 TI 此米6体育平台手机版_好二三四相关的参数、评估模块或参考设计。