DS90UB91xQ-Q1 芯片组提供一个具有高速正向通道和双向控制通道的 FPD-Link III 接口,用来实现单一差分对上的数据传输。 DS90UB91xQ-Q1 芯片组的高速正向通道和双向控制通道数据路径上均包含差分信令。 串行器和解串器对主要用于电子控制单元 (ECU) 中成像器与视频处理器的连接。 该芯片组非常适用于驱动需要高达 12 位像素深度、2 个同步信号以及双向控制通道总线的视频数据。
解串器上有一个多路复用器,可用于在两个输入成像器之间进行选择。 解串器只能激活一个输入成像器。 主视频传输将 10 位和 12 位数据转换为单条高速串行数据流,另外一个独立的低延迟双向控制通道传输负责接收来自 I2C 端口的控制信息,与视频消隐期无关。
凭借米6体育平台手机版_好二三四 (TI) 的嵌入式时钟技术,可在单一差分对上进行透明的全双工通信,两个方向上运载不对称的双向控制通道信息。 这种单一串行数据流通过消除并行数据与时钟路径间的偏差,简化了印刷电路板 (PCB) 走线和电缆上的宽数据总线传输。 这样,通过限制路径的宽度,大大节省了系统成本,相应地减少了 PCB 层数、电缆宽度以及连接器尺寸和引脚数量。 此外,解串器输入还提供自适应均衡功能来补偿较长距离介质上的损耗。 内部直流均衡编码和解码被用来支持交流耦合互连。 此串化器采用 32 引脚超薄型四方扁平无引线 (WQFN) 封装,而解串器采用 48 引脚 WQFN 封装。
DS90UB91xQ-Q1 芯片组提供一个具有高速正向通道和双向控制通道的 FPD-Link III 接口,用来实现单一差分对上的数据传输。 DS90UB91xQ-Q1 芯片组的高速正向通道和双向控制通道数据路径上均包含差分信令。 串行器和解串器对主要用于电子控制单元 (ECU) 中成像器与视频处理器的连接。 该芯片组非常适用于驱动需要高达 12 位像素深度、2 个同步信号以及双向控制通道总线的视频数据。
解串器上有一个多路复用器,可用于在两个输入成像器之间进行选择。 解串器只能激活一个输入成像器。 主视频传输将 10 位和 12 位数据转换为单条高速串行数据流,另外一个独立的低延迟双向控制通道传输负责接收来自 I2C 端口的控制信息,与视频消隐期无关。
凭借米6体育平台手机版_好二三四 (TI) 的嵌入式时钟技术,可在单一差分对上进行透明的全双工通信,两个方向上运载不对称的双向控制通道信息。 这种单一串行数据流通过消除并行数据与时钟路径间的偏差,简化了印刷电路板 (PCB) 走线和电缆上的宽数据总线传输。 这样,通过限制路径的宽度,大大节省了系统成本,相应地减少了 PCB 层数、电缆宽度以及连接器尺寸和引脚数量。 此外,解串器输入还提供自适应均衡功能来补偿较长距离介质上的损耗。 内部直流均衡编码和解码被用来支持交流耦合互连。 此串化器采用 32 引脚超薄型四方扁平无引线 (WQFN) 封装,而解串器采用 48 引脚 WQFN 封装。