TPS51116EVM-001
TPS51116EVM-001 評価モジュール
TPS51116EVM-001
概要
The TPS51116EVM evaluation module (EVM) is a dual-output converter for DDR and DDRII memory modules. It uses a 10 A synchronous buck converter to provide the core voltage (VDDQ) for DDR memory modules. The EVM is designed to use a 4.5 V to 28 V supply voltage and a 4.75 V to 5.25 V controller bias supply. This allows the EVM to start up from a single 5 V supply or operate from a wide range of supply voltages with low power 5 V bias supply. The TPS51116EVM provides several jumpers and switches to allow the user to evaluate all of the TPS51116's configurations including lossless RDS(on) or resistive current sensing, current mode or D-CAP™ semi-hysteretic operation, DDR or DDRII voltage standards and the S3 and S5 sleep states.
特長
- Up to 85% efficiency on the VDDQ switching regulator output
- Dual switching regulator / LDO output for both DDR core and termination voltages
- ± 3 A sink/source termination voltage LDO regulator
- 10 mA termination reference voltage for DDR input reference
- User selectable DDR and DDRII or externally referenced supply voltages
- User selectable switching regulator or external supply source for LDO termination regulator
- Switches available for testing S3 and S5 sleep states
DDR メモリ向け電源 IC
MOSFET
マルチチャネル IC (PMIC)
技術資料
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 3
種類 | タイトル | 英語版のダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | ユーザー・ガイド | Using the TPS51116 (Rev. A) | 2008年 11月 12日 | |||
証明書 | TPS51116EVM-001 EU Declaration of Conformity (DoC) | 2019年 1月 2日 | ||||
データシート | TPS51116 DDR/DDR2/DDR3/DDR3L/LPDDR3/DDR4完全準拠パワー・ソリューション同期整流バック・コントローラ、3A LDO、バッファ付き基準電圧 データシート (Rev. J 翻訳版) | PDF | HTML | 英語版 (Rev.J) | PDF | HTML | 2018年 1月 25日 |