接收器

使用高度集成的宽带接收器满足您的性能、带宽和功率要求

parametric-filter查看所有米6体育平台手机版_好二三四
高通道密度、宽信号带宽和高分辨率集成数据转换器可在要求极严苛的无线、国防和测试接收器应用中实现更佳的动态范围和更低的物料清单。

按类别浏览

相关类别

所有高性能射频收发器

正在寻找完整的集成收发器?请考虑集成 TX+RX 选项。

所有高速 ADC (>10MSPS)

未在此处找到您需要的宽带接收器?请考虑所有高速 ADC (>10MSPS)。

设计和开发资源

固件
JESD204 快速设计 IP,用于连接到 TI 高速数据转换器的 FPGA

JESD204 快速设计 IP 旨在为 FPGA 工程师提供一条快速通往运行中的 JESD204 系统的路径。该 IP 经过特别设计,可将下游数字处理和其他应用逻辑与 JESD204 协议的大多数性能和时序关键型限制因素隔离开。该 IP 将帮助设计人员节省固件开发时间并简化 FPGA 集成。

JESD204 快速设计 IP 免专利费,可与 TI 高速数据转换器配合使用。TI 将协助用户配置初始链路,该链路可定制,以便在特定 FPGA 平台和 TI 数据转换器 JMODE 之间使用。  在对该 IP 进行测试并确定其可以用于部署工作之后,TI 将会通过安全的下载链接提供该 IP。

JESD204 (...)

评估板
适用于 ADC32RF80 双通道、14 位、3GSPS、射频采样宽带接收器的评估模块

ADC32RF80 评估模块 (EVM) 展示了具有 JESD204B 接口的双通道、3GSPS、14 位模数转换器 (ADC) 的性能。该 EVM 包含 ADC32RF80 器件、由 LMK04828 提供的 JESD204B 时钟和用于提供必需电压的 TI 电压稳压器。此 ADC 每个通道的输入默认连接到一个变压器输入电路,该电路可连接到 50Ω 单端信号源。

时钟基准输入通过变压器输入提供,而且时钟基准输入可连接到 50Ω 单端时钟源。可使用板载 LMK04828 生成必需的 JESD204B 时钟。

通过板载 USB 连接和基于 Windows® 的 GUI (...)

技术资源

技术文章
技术文章
阅读使用高速数据转换器快速成功进行设计的关键
了解 TI 如何轻松实现高速数据转换器和 AFE 评估。
视频系列
视频系列
高速信号链培训系列
在线培训系列,涵盖射频采样、JESD204B 等主题。
视频系列
视频系列
高速模数转换器 (ADC) 基础知识
这些视频介绍高速数据转换器的基础知识,其中包括 ADC 和 DAC 架构概述。