ZHCADJ9A December 2023 – January 2024 AMC1303M2520 , AMC1305L25 , AMC1306M25
图 3-3 显示了 AMC1306M25 与 MCU 之间的数字接口具有硬件可配置相位延迟的时钟信号补偿。借助这种补偿方法,硬件中通过相位延迟实现的相移时钟信号会连接到 MCU 的 SDFM 模块的时钟输入 SDFM_CLKIN。这种类型的补偿适用于任何具有 Σ-Δ 滤波器模块的 MCU,但建议仅用于具有外部时钟源和 CMOS 接口的隔离式 Δ-Σ 调制器。
为了在硬件中实现相位延迟,可以使用逻辑门或缓冲区在时钟信号中引入传播延迟。然而,在硬件中实施延迟时,延迟的值在很大程度上取决于硬件模块的传播延迟,从而限制了自由度和用户可配置性。通过具有硬件可配置相位延迟的时钟信号进行补偿的工作原理与节 3.1中所述的原理相同。