TPS54327
- D-CAP2™ Mode Enables Fast Transient
Response - Low-Output Ripple and Allows Ceramic Output
Capacitor - Wide VIN Input Voltage Range: 4.5 V to 18 V
- Output Voltage Range: 0.76 V to 7 V
- Highly Efficient Integrated FETs Optimized
for Lower Duty Cycle Applications
– 100 mΩ (High-Side) and 70 mΩ (Low-Side) - High Efficiency, Less Than 10 µA at shutdown
- High Initial Bandgap Reference Accuracy
- Adjustable Soft Start
- Prebiased Soft Start
- 700-kHz Switching Frequency (fSW)
- Cycle-By-Cycle Overcurrent Limit
- APPLICATIONS
- Wide Range of Applications for Low Voltage
System- Digital TV Power Supply
- High Definition Blu-ray Disc™ Players
- Networking Home Terminal
- Digital Set Top Box (STB)
- Wide Range of Applications for Low Voltage
All other trademarks are the property of their respective owners
The TPS54327 device is an adaptive on-time D-CAP2™ mode synchronous buck converter. TheTPS54327 enables system designers to complete the suite of various end equipment’s power bus regulators with a cost effective, low component count, low standby current solution. The main control loop for the TPS54327 uses the D-CAP2 mode control which provides a fast transient response with no external compensation components. The TPS54327 also has a proprietary circuit that enables the device to adopt to both low equivalent series resistance (ESR) output capacitors, such as POSCAP or SP-CAP, and ultra-low ESR ceramic capacitors. The device operates from 4.5-V to 18-V VIN input. The output voltage can be programmed between 0.76 V and 7 V. The device also features an adjustable soft start time. The TPS54327 is available in the 8-pin DDA package and 10-pin DRC, and is designed to operate from –40°C to 85°C.
技术文档
类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | TPS54327 3-A Output Single Synchronous Step-Down Switcher With Integrated FET 数据表 (Rev. C) | PDF | HTML | 2015年 12月 18日 | ||
用户指南 | TPS54327 Step-Down Converter Evaluation Module User's Guide (Rev. A) | PDF | HTML | 2021年 10月 11日 | |||
选择指南 | 电源管理指南 2018 (Rev. K) | 2018年 7月 31日 | ||||
选择指南 | 电源管理指南 2018 (Rev. R) | 2018年 6月 25日 | ||||
应用手册 | Optimize Output Filter on D-CAP2 for Stability Improvement | 2017年 6月 13日 | ||||
应用手册 | 基于带有纹波注入谷底检测定导通时间频域分析的D-CAP2™频率响应模型 | 英语版 | 2015年 9月 2日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
TPS54327EVM-686 — 用于 TPS54327 3A 同步降压转换器的评估模块
TPS54327EVM-686 是一款组装完备且经过测试的电路,用于评估 TPS54327 同步降压转换器。TPS54327EVM-686 在 4.5V 至 18V 输入电压范围内运行,且可在最高 3A 的负载下提供 1.05V 的输出电压。TPS54327 的主控制环路采用 D-CAP2™ 模式控制,无需在相位补偿中使用外部组件即可实现超快的瞬态响应。
TIDA-00431 — 参考设计 - 采用 8GHz 直流耦合全差分放大器的 RF 采样 4GSPS ADC
此参考设计介绍了一个宽带射频接收器,该接收器利用 4 GSPS 模数转换器 (ADC) 并具有一个 8GHz 直流耦合全差动放大器前端。放大器前端提供信号增益并允许采集下行到直流的信号,而平衡-非平衡变压器耦合输入则做不到这一点。
TIDA-01017 — 适用于示波器、无线测试器和雷达的高速多通道 ADC 时钟参考设计
TIDA-01015 — 适用于数字示波器和无线测试器中的 12 位高速 ADC 的 4GHz 时钟参考设计
TIDA-00826 — 50Ω 2GHz 示波器前端参考设计
TIDA-00432 — 将 Xilinx 平台应用于相位阵列雷达系统以实现 JESD204B 千兆次采样 ADC 的同步
TIDA-00359 — 面向 GSPS ADC 的时钟解决方案参考设计
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
HSOIC (DDA) | 8 | Ultra Librarian |
VSON (DRC) | 10 | Ultra Librarian |
订购和质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
- 制造厂地点
- 封装厂地点