ADC32RF54
- 14 ビット、デュアル・チャネル 2.6/3GSPS ADC
- ノイズ・スペクトル密度:
- NSD = -155.6dBFS/Hz (AVG なし)
- NSD = -158.1dBFS/Hz (2x AVG)
- NSD = -160.4dBFS/Hz (4x AVG)
- シングル・コア (非インターリーブ) ADC アーキテクチャ
- アパーチャ・ジッタ:50fs
- 低いクローズイン残留位相ノイズ:
- -127dBc/Hz (10kHz オフセット時)
- スペクトラム性能 (f IN = 1GHz、-4dBFS 時):
- 2 倍の内部平均化
- SNR:62.3dBFS
- SFDR HD2、3:63dBc
- SFDR の最大スプリアス:85dBFS
- スペクトラム性能 (f IN = 1.8GHz、-4dBFS 時):
- 2 倍の内部平均化
- SNR:63dBFS
- SFDR HD2、3:68dBc
- SFDR の最大スプリアス:86dBFS
- 入力フルスケール:1.1~1.35Vpp (2~3.5dBm)
- コード・エラー・レート (CER):10 -15
- フルパワー入力帯域幅 (-3dB):2.75GHz
- JESD204B シリアル・データ・インターフェイス
- 最大レーン速度:13Gbps
- サブクラス 1 の確定的レイテンシをサポート
- デジタル・ダウンコンバータ
- ADC チャネルごとに最大 4 つの DDC
- 複雑な出力:4 倍~128 倍のデシメーション (間引き)
- 48 ビット NCO による位相コヒーレント周波数ホッピング
- 高速周波数ホッピング:1us 未満
- 消費電力:2.6W/チャネル (2x AVG)
- 電源:1.8V、1.2V
ADC32RF5x は、シングル・コアの 14 ビット、2.6GSPS~3GSPS、デュアル・チャネル A/D コンバータ (ADC) であり、最大 3GHz の入力周波数での RF サンプリングをサポートします。このデザインは、信号対雑音比 (SNR) を最大化し、-155dBFS/Hz のノイズ・スペクトル密度を実現します。追加の内蔵 ADC とオンチップ信号平均化を使用すると、ノイズ密度は -161dBFS/Hz に向上します。
各 ADC チャネルは、位相コヒーレント周波数ホッピングをサポートする 48 ビット NCO を使用する、クワッドバンドのデジタル・ダウンコンバータ (DDC) に接続できます。NCO 周波数制御に GPIO ピンを使用すると、1µs 未満で周波数ホッピングを実現できます。
ADC32RF54 および ADC32RF55 は、サブクラス 1 の確定的レイテンシを持つ JESD204B シリアル・データ・インターフェイスをサポートし、最大 13Gbps のデータ・レートを使用します。
電力効率の優れた ADC アーキテクチャは、3Gsps で 2.1W/ch の消費電力を実現し、低サンプリング・レートで電力スケーリングを実現します。
お客様が関心を持ちそうな類似品
比較対象デバイスと同等の機能で、ピン互換製品
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | ADC32RF5x デュアル・チャネル、14ビット、2.6~3GSPS RF サンプリング・データ・コンバータ データシート (Rev. B 翻訳版) | PDF | HTML | 英語版 (Rev.B) | PDF | HTML | 2023年 9月 5日 |
アプリケーション概要 | Noise Spectral Density: A Better Way (Rev. A) | PDF | HTML | 2024年 5月 18日 | |||
Analog Design Journal | ADC のノイズ指数が RF レシーバの設計に及ぼす影響 | PDF | HTML | 英語版 | PDF | HTML | 2023年 12月 1日 | |
Analog Design Journal | ADC 雜訊指數如何影響 RF 接收器設計 | PDF | HTML | 2023年 12月 1日 | |||
Analog Design Journal | ADC 잡음 수치가 RF 수신기 설계에 미치는 영향 | PDF | HTML | 2023年 12月 1日 | |||
アプリケーション・ノート | Improve SFDR Using Calibration in High-Speed ADCs | PDF | HTML | 2023年 6月 19日 | |||
アプリケーション・ノート | Getting the Most of Your Data Converter Clocking System Using LMX1204 | PDF | HTML | 2022年 6月 23日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
ADC32RF54EVM — ADC32RF55 低 NSD (ノイズ・スペクトル密度)、デュアルチャネル、14 ビット、2.6GSPS、RF サンプリング ADC の評価基板
ADC32RF54 評価基板 (EVM) は、JESD204B インターフェイスを搭載した高速 A/D コンバータ (ADC) である ADC32RF54 の性能を評価するためのプラットフォームです。オンボードの電圧レギュレーション機能、クロック処理ソリューション (LMK04832)、トランス結合型アナログ入力、USB インターフェイスを採用しているので、ADC32RF54 を容易に評価できます。
FPGA メザニン・カード (FMC) コネクタ経由で TSW14J58EVM (別売り) とのインターフェイスを確立することで、JESD204B インターフェイスのデータ・キャプチャ (最大 (...)
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
VQFNP (RTD) | 64 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。