SN74HCS137

アクティブ

アドレス・ラッチ搭載、3 ライン入力 8 ライン出力、デコーダ / デマルチプレクサ

製品詳細

Technology family HCS Number of channels 1 Operating temperature range (°C) -40 to 125 Rating Catalog Supply current (max) (µA) 2
Technology family HCS Number of channels 1 Operating temperature range (°C) -40 to 125 Rating Catalog Supply current (max) (µA) 2
SOIC (D) 16 59.4 mm² 9.9 x 6 TSSOP (PW) 16 32 mm² 5 x 6.4
  • 広い動作電圧範囲:2V~6V
  • シュミット・トリガ入力により低速の入力信号またはノイズの多い入力信号に対応
  • 低い消費電力
    • I CC:100nA (標準値)
    • 入力リーク電流:±100nA (標準値)
  • 6V で ±7.8mA の出力駆動能力
  • 拡張周囲温度範囲:–40℃~+125℃、T A
  • 広い動作電圧範囲:2V~6V
  • シュミット・トリガ入力により低速の入力信号またはノイズの多い入力信号に対応
  • 低い消費電力
    • I CC:100nA (標準値)
    • 入力リーク電流:±100nA (標準値)
  • 6V で ±7.8mA の出力駆動能力
  • 拡張周囲温度範囲:–40℃~+125℃、T A

SN74HCS137 は、ラッチ・アドレス入力、1 つの通常の出力ストローブ (G 0)、および 1 つのアクティブ LOW 出力ストローブ ( G 1) を備えた 3 - 8 デコーダです。ラッチ・イネーブル ( LE) 入力が LOW の場合、このデバイスは標準の 3 - 8 デコーダとして動作します。ラッチ・イネーブル ( LE) 入力が HIGH の場合、アドレス・ラッチは以前の状態を維持します。いずれかのストローブ入力により出力が無効化されると、すべての出力は HIGH 状態に強制されます。いずれかまたは両方のストローブ入力により出力が無効化されている場合以外は、選択された出力のみが LOW であり、その他のすべての出力は HIGH です。

SN74HCS137 は、ラッチ・アドレス入力、1 つの通常の出力ストローブ (G 0)、および 1 つのアクティブ LOW 出力ストローブ ( G 1) を備えた 3 - 8 デコーダです。ラッチ・イネーブル ( LE) 入力が LOW の場合、このデバイスは標準の 3 - 8 デコーダとして動作します。ラッチ・イネーブル ( LE) 入力が HIGH の場合、アドレス・ラッチは以前の状態を維持します。いずれかのストローブ入力により出力が無効化されると、すべての出力は HIGH 状態に強制されます。いずれかまたは両方のストローブ入力により出力が無効化されている場合以外は、選択された出力のみが LOW であり、その他のすべての出力は HIGH です。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン互換製品
SN74LVC138A アクティブ 3 ライン入力 8 ライン出力、デコーダ / デマルチプレクサ Larger voltage range (1.65V to 5.5V), shorter average propagation delay (5.5ns), higher average drive strength (24mA)

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74HCS137 3 - 8 ライン・デコーダ / デマルチプレクサ、アドレス・ラッチおよびシュミット・トリガ入力付き データシート (Rev. A 翻訳版) PDF | HTML 英語版 (Rev.A) PDF | HTML 2023年 3月 27日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板

14-24-logic-EVM 評価基板は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。

ユーザー ガイド: PDF | HTML
シミュレーション・モデル

SN74HCS137 IBIS Model

SCLM325.ZIP (249 KB) - IBIS Model
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
SOIC (D) 16 Ultra Librarian
TSSOP (PW) 16 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ