データシート
THS4021
- 1.2nV/√Hz の非常に低い電圧ノイズ
- 高速:
- ゲイン帯域幅積:2GHz
- スルー レート:470V/µs
- 30ns のセトリング タイム (0.1%)
- 10V/V 以上のゲインで安定
- 出力駆動、IO = 200mA (標準値)
- 非常に低い歪み:
- THD = -68dBc (f = 1MHz、RL = 150Ω)
- 広範な電源:
- VCC = ±4.5V~±16V
- THS4021 のオフセット ヌル ピン
THS4021 および THS4022 (THS402x) は電圧ノイズが非常に低い高速電圧帰還アンプで、通信やイメージングなど低い電圧ノイズが要求されるアプリケーションに最適です。シングルアンプの THS4021 とデュアルアンプの THS4022 は AC 性能が非常に優れており、10V/V のゲインで 290MHz の閉ループ帯域幅、470V/µs のスルーレート、30ns のセトリング タイム (0.1%) を実現します。THS402x は、10V/V 以上および –9V/V 以下のゲインで安定です。これらのアンプには、200mA の大きな駆動能力があり、アンプごとに 7.5mA の電流しか消費しません。f = 1MHz において全高調波歪み (THD) が -68dBc である THS402x は低歪みを必要とするアプリケーション用に設計されています。
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
7 をすべて表示 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | THS402x 2GHz、10V/V で安定、低ノイズ、高速アンプ データシート (Rev. F 翻訳版) | PDF | HTML | 英語版 (Rev.F) | PDF | HTML | 2024年 8月 22日 |
技術記事 | 3 common questions when designing with high-speed amplifiers | PDF | HTML | 2020年 7月 17日 | |||
e-Book(PDF) | The Signal - オペアンプ設計ブログ集 | 英語版 | 2018年 3月 23日 | |||
Analog Design Journal | 非補償オペアンプの使用によるパフォーマンスの向上 | 英語版 | 2011年 5月 25日 | |||
アプリケーション・ノート | 高速オペアンプのノイズ解析 (Rev. A 翻訳版) | 英語版 (Rev.A) | 2007年 12月 5日 | |||
アプリケーション・ノート | Using a Decompensated Operational Amplifier for Improved Performance | 2001年 3月 30日 | ||||
ユーザー・ガイド | THS4021 High-Speed Operational Amplifier Evaluation Module User's Guide | 1999年 10月 29日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
評価ボード
THS4021EVM — THS4021 2GHz、シングルチャネル、超低ノイズ、電圧帰還型アンプの評価基板
THS4021 高速オペアンプ評価基板 (EVM) は、包括的な高速アンプ回路です。この基板が採用しているのは高速、低消費電力のオペアンプ IC である THS4021 と、少数の受動部品であり、それらを約 1.7 インチ x 1.4 インチ (4.32cm x 5.59cm) の小型基板に搭載しています。この評価基板 (EVM) は、入出力に標準的な SMA 小型 RF コネクタを採用しており、包括的な組み立てと広範なテストを実施済みで、電源、信号源、負荷 (必要な場合) に接続するだけですぐに使用できます。
ユーザー ガイド: PDF
計算ツール
ANALOG-ENGINEER-CALC — アナログ技術者向けカリキュレータ
アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
計算ツール
VOLT-DIVIDER-CALC — Voltage divider calculation tool
The voltage divider calculation tool (VOLT-DIVIDER-CALC) quickly determines a set of resistors for a voltage divider. This KnowledgeBase JavaScript utility can be used to find a set of resistors for a voltage divider to achieve the desired output voltage. VOLT-DIVIDER-CALC can also be used to (...)
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール
TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA は DesignSoft (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
HVSSOP (DGN) | 8 | Ultra Librarian |
SOIC (D) | 8 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点