TLE2072A
- Direct Upgrades to TL05x, TL07x, and
TL08x BiFET Operational Amplifiers - Greater Than 2× Bandwidth (10 MHz) and
3× Slew Rate (45 V/µs) Than TL07x - Ensured Maximum Noise Floor 17 nV/Hz
- On-Chip Offset Voltage Trimming for
Improved DC Performance - Wider Supply Rails Increase Dynamic
Signal Range to ±19 V
The TLE207x series of JFET-input operational amplifiers more than double the bandwidth and triple the slew rate of the TL07x and TL08x families of BiFET operational amplifiers. Texas Instruments Excalibur process yields a typical noise floor of 11.6 nV/Hz, 17-nV/Hz ensured maximum, offering immediate improvement in noise-sensitive circuits designed using the TL07x. The TLE207x also has wider supply voltage rails, increasing the dynamic signal range for BiFET circuits to ±19 V. On-chip zener trimming of offset voltage yields precision grades for greater accuracy in dc-coupled applications. The TLE207x are pin-compatible with lower performance BiFET operational amplifiers for ease in improving performance in existing designs.
BiFET operational amplifiers offer the inherently higher input impedance of the JFET-input transistors, without sacrificing the output drive associated with bipolar amplifiers. This makes them better suited for interfacing with high-impedance sensors or very low-level ac signals. They also feature inherently better ac response than bipolar or CMOS devices having comparable power consumption.
The TLE207x family of BiFET amplifiers are Texas Instruments highest performance BiFETs, with tighter input offset voltage and ensured maximum noise specifications. Designers requiring less stringent specifications but seeking the improved ac characteristics of the TLE207x should consider the TLE208x operational amplifier family.
Because BiFET operational amplifiers are designed for use with dual power supplies, care must be taken to observe common-mode input voltage limits and output swing when operating from a single supply. DC biasing of the input signal is required and loads should be terminated to a virtual ground node at mid-supply. Texas Instruments TLE2426 integrated virtual ground generator is useful when operating BiFET amplifiers from single supplies.
The TLE207x are fully specified at ±15 V and ±5 V. For operation in low-voltage and/or single-supply systems, Texas Instruments LinCMOS families of operational amplifiers (TLC- and TLV-prefix) are recommended. When moving from BiFET to CMOS amplifiers, particular attention should be paid to slew rate and bandwidth requirements and output loading.
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | TLE207x, TLE207xA: Excalibur Low-Noise High-Speed JFET-Input Op Amps データシート (Rev. C) | 2009年 12月 9日 | |||
e-Book(PDF) | The Signal - オペアンプ設計ブログ集 | 英語版 | 2018年 3月 23日 | |||
アプリケーション・ノート | TLE2071, TLE2072, TLE2074 EMI Immunity Performance | 2013年 12月 31日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
AMP-PDK-EVM — アンプ パフォーマンス開発キットの評価基板
このアンプ パフォーマンス開発キット (PDK) は、オペアンプの一般的なパラメータをテストするための評価基板 (EVM) キットであり、ほとんどのオペアンプやコンパレータと互換性があります。この評価基板キットは、パッケージのニーズに適した、さまざまなソケット付きドーターカード オプションを搭載したメイン ボードで構成されており、エンジニアはデバイスの性能を迅速に評価および検証できます。
AMP-PDK-EVM キットは、業界標準の最も一般的な次の 5 種類のパッケージをサポートしています。
- D (SOIC-8 と SOIC-14)
- PW (TSSOP-14)
- DGK (VSSOP-8)
- (...)
DIP-ADAPTER-EVM — DIP アダプタの評価基板
DIP-Adapter-EVM は、オペアンプの迅速なプロトタイプ製作とテストを可能にする評価基板です。小型の表面実装 IC とのインターフェイスを迅速、容易、低コストで実現します。付属の Samtec 端子ストリップか、回路への直接配線により、サポートされているオペアンプを接続できます。
DIP-Adapter-EVM キットは、業界標準の最も一般的なパッケージをサポートしています:
- D と U(SOIC-8)
- PW(TSSOP-8)
- DGK(MSOP-8、VSSOP-8)
- DBV(SOT23-6、SOT23-5、SOT23-3)
- DCK(SC70-6、SC70-5)
- DRL(SOT563-6)
DUAL-DIYAMP-EVM — デュアルチャネル・ユニバーサル DIY アンプ回路の評価基板
ANALOG-ENGINEER-CALC — アナログ技術者向けカリキュレータ
CIRCUIT060013 — T ネットワーク帰還回路搭載、反転アンプ
CIRCUIT060015 — 調整可能なリファレンス電圧回路
CIRCUIT060074 — コンパレータによるハイサイド電流センシング回路
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA は DesignSoft (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
PDIP (P) | 8 | Ultra Librarian |
SOIC (D) | 8 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点