TIDEP0081

66AK2L06 JESD204B ~ ADC32RF80 接続広帯域レシーバ設計のリファレンス・デザイン

TIDEP0081

設計ファイル

概要

For wideband receiver system developers currently using FPGA or ASIC to connect High Speed data converters to a baseband processor, who need faster time to market with increased performance and significant reduction in cost, power, and size. This reference design includes the first widely available processor integrating a JESD204B interface and Digital Front End Processing (DFE). Connecting ADC32RF80 to DAC38J84 provides an efficient solution for avionics and defense, test and measurements and industrial applications.

特長
  • Easy integration of signal processor to data converters over JESD204B
  • Usable bandwidth of two 75MHz channels or a single 100MHz channel when connected to ADC32RF80
  • DFE processing for filtering, down-sampling or up-sampling:  FFTC hardware accelerator to offload comput-intensive 2D FFT operation, achieving low latency and high accuracy
  • Wideband sampling with JESD attached signal processing solution including Digital Signal Processor (DSP), ADC and DAC boards, demo software, configuration GUIs and getting started guide
  • A robust demonstration and development platform including three EVMs, a deterministic latency card, schematic, BOM, user guide, benchmarks, software and demos
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDUC85.PDF (1223 K)

リファレンス・デザインの概要と検証済みの性能テスト・データ

TIDRNT2.PDF (6438 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDRNT3.PDF (342 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRNT4.ZIP (10325 K)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

製品

設計や代替製品候補に TI 製品を含めます。

AC/DC および DC/DC コンバータ (FET 内蔵)

TPS546204.5V ~ 17V、6A 同期整流 SWIFT™ 降圧コンバータ

データシート: PDF | HTML
AC/DC および DC/DC コンバータ (FET 内蔵)

TPS65400PMBus/I2C インターフェイス搭載、4.5V ~ 18V 入力、4A/4A/2A/2A、クワッド同期整流コンバータ

データシート: PDF | HTML
I2C & I3C level shifters, buffers & hubs

PCA93062 ビット双方向、400kHz I2C/SMBus 電圧レベル・シフタ

データシート: PDF | HTML
RF レシーバ

ADC32RF80デュアルチャネル、14 ビット、3GSPS、デュアル DDC/チャネル、RF サンプリング広帯域レシーバ / フィードバック IC

データシート: PDF | HTML
USB パワー・スイッチと充電ポート・コントローラ

TPS2065Cアクティブ・ハイ、出力放電機能と逆方向ブロッキング機能搭載、1A 負荷、4.5 ~ 5.5V、86mΩ USB パワー・スイッチ

データシート: PDF
クロック ジッタ クリーナ

LMK048282370 ~ 2630MHz の VCO0 内蔵、超低ノイズ、JESD204B 準拠クロック・ジッタ・クリーナ。

データシート: PDF | HTML
デジタル信号プロセッサ (DSP)

66AK2L06マルチコア DSP+ARM KeyStone II システム オン チップ (SoC)

データシート: PDF
ロード・スイッチ

TPS22913出力放電機能搭載、5.5V、2A、60mΩ のロード・スイッチ

データシート: PDF | HTML
非反転バッファとドライバ

SN74LVC244A3 ステート出力、8 チャネル、1.65V ~ 3.6V バッファ

データシート: PDF
高速 DAC (10MSPS 超過)

DAC38J84クワッドチャネル、16 ビット、2.5GSPS、1x ~ 16x 補間 D/A コンバータ (DAC)

データシート: PDF

技術資料

star
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
* 設計ガイド Wideband Receiver With 66AK2L06 JESD204B Attach to ADC32RF80 Reference Design 2016年 9月 23日

関連する設計リソース

ソフトウェア開発

ソフトウェア開発キット (SDK)
BIOSLINUXMCSDK SYS/BIOS および Linux マルチコア・ソフトウェア開発キット(MCSDK)、C66x/C647x/C645x プロセッサ用 PROCESSOR-SDK-K2L 66AK2LX プロセッサ用プロセッサ SDK:Linux と TI-RTOS をサポート RFSDK RF ソフトウェア開発者用キット(RFSDK)

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ