DAC38J84
- Resolution: 16-Bit
- Maximum Sample Rate:
- DAC37J84: 1.6 GSPS
- DAC38J84: 2.5 GSPS
- Maximum Input Data Rate: 1.23GSPS
- JESD204B Interface
- 8 JESD204B Serial Input Lanes
- 12.5 Gbps Maximum Bit Rate per Lane
- Subclass 1 Multi-DAC Synchronization
- On-Chip Very Low Jitter PLL
- Selectable 1x -16x Interpolation
- Independent Complex Mixers with 48-bit NCO/
or ±n×Fs/8 - Wideband Digital Quadrature Modulator Correction
- Sinx/x Correction Filters
- Fractional Sample Group Delay Correction
- Multi-Band Mode: Digital Summation of Independent
Complex Signals - 3/4-Wire Serial Control Bus (SPI):1.5V – 1.8V
- Integrated Temperature Sensor
- JTAG Boundary Scan
- Terminal-Compatible with Dual-Channel DAC37J82/
DAC38J82 Family - Power Dissipation: 1.8W at 2.5GSPS
- Package: 10x10mm, 144-Ball Flip-Chip BGA
The terminal-compatible DAC37J84/DAC38J84 family is a low power, 16-bit, quad-channel, 1.6/2.5 GSPS digital to analog converter (DAC) with JESD204B interface.
Digital data is input to the device through 1, 2, 4 or 8 configurable serial JESD204B lanes running up to 12.5 Gbps with on-chip termination and programmable equalization. The interface allows JESD204B Subclass 1 SYSREF based deterministic latency and full synchronization of multiple devices.
The device includes features that simplify the design of complex transmit architectures. Fully bypassable 2x to 16x digital interpolation filters with over 90 dB of stop-band attenuation simplify the data interface and reconstruction filters. An on-chip 48-bit Numerically Controlled Oscillator (NCO) and independent complex mixers allow flexible and accurate carrier placement.
A high-performance low jitter PLL simplifies clocking of the device without significant impact on the dynamic range. The digital Quadrature Modulator Correction (QMC) and Group Delay Correction (QDC) enable complete IQ compensation for gain, offset, phase, and group delay between channels in direct up-conversion applications. A programmable Power Amplifier (PA) protection mechanism is available to provide PA protection in cases when the abnormal power behavior of the input data is detected.
技術資料
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
DAC38J84EVM — DAC38J84 クワッドチャネル、16 ビット、2.5GSPS、1x ~ 16x 補間 DAC の評価基板
DAC3XJ8XEVM は高速 JESD204B インターフェイス DAC の DAC3XJ8X ファミリ製品である DAC37J82、DAC37J84、DAC38J82、DAC38J84 を評価するための評価モジュール(EVM)です。オンボード・クロッキング・ソリューション(LMK04828)、トランス結合型出力、フル電源ソリューション、使いやすいソフトウェア GUI、USB インターフェイスを搭載しています。
DAC3XJ8XEVM は高速データ・コンバータ評価向けの High Speed Data Converter Pro(HSDCPro)ソフトウェア・ツールを通じて、TI の (...)
TI204C-IP — Request for JESD204 rapid design IP
The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)
サポート対象の製品とハードウェア
製品
高速 DAC (10MSPS 超過)
高速 ADC(≧10 MSPS)
RF トランシーバ
RF レシーバ
RF トランスミッタ
DATACONVERTERPRO-SW — High Speed Data Converter Pro GUI Installer, v5.20
This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)
サポート対象の製品とハードウェア
製品
高速 DAC (10MSPS 超過)
高速 ADC(≧10 MSPS)
超音波 AFE
RF トランシーバ
RF レシーバ
RF トランスミッタ
ハードウェア開発
評価ボード
ソフトウェア
サポート・ソフトウェア
SLAC644 — DAC3XJ8XEVM Software
サポート対象の製品とハードウェア
製品
高速 DAC (10MSPS 超過)
ハードウェア開発
評価ボード
SLAC661 — TSW3xJ8xEVM Software
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
TIDA-00684 — 高帯域幅の任意波形ジェネレータのリファレンス・デザイン:DC または AC 結合、高電圧出力に対応
TIDEP0081 — 66AK2L06 JESD204B ~ ADC32RF80 接続広帯域レシーバ設計のリファレンス・デザイン
TIDEP0060 — DSP+ARM SoC を使用し最適化したレーダー・システムのリファレンス・デザイン
TIDEP0034 — 広帯域 ADC および DAC に付属する 66AK2L06 JESD
TIDA-00996 — 同期マルチトランスミッタのリファレンス・デザイン:複数の DAC を時間整合させる方法
TIDA-00409 — 1GHz 帯域幅、デュアル・チャネル・トランスミッタ、最大 4GHz、リファレンス・デザイン
TIDA-00335 — High Bandwidth, High Frequency Transmitter Reference Design
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
FCCSP (AAV) | 144 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。