ホーム パワー・マネージメント AC/DC および DC/DC コンバータ (FET 内蔵)

TPS65400

アクティブ

PMBus/I2C インターフェイス搭載、4.5V ~ 18V 入力、4A/4A/2A/2A、クワッド同期整流コンバータ

製品詳細

Rating Catalog Operating temperature range (°C) -40 to 85 Topology Buck Type Converter Iout (max) (A) 4 Vin (min) (V) 4.5 Vin (max) (V) 18 Switching frequency (min) (kHz) 275 Switching frequency (max) (kHz) 2200 Features Adaptive/Dynamic Voltage Scaling, Enable, Forced PWM, Frequency synchronization, I2C, Over Current Protection, PMBus, Phase Interleaving, Power good, Pre-Bias Start-Up, Soft Start Adjustable, Synchronous Rectification, UVLO adjustable Control mode current mode Vout (min) (V) 0.8 Vout (max) (V) 16 Iq (typ) (µA) 8000 Duty cycle (max) (%) 92.5
Rating Catalog Operating temperature range (°C) -40 to 85 Topology Buck Type Converter Iout (max) (A) 4 Vin (min) (V) 4.5 Vin (max) (V) 18 Switching frequency (min) (kHz) 275 Switching frequency (max) (kHz) 2200 Features Adaptive/Dynamic Voltage Scaling, Enable, Forced PWM, Frequency synchronization, I2C, Over Current Protection, PMBus, Phase Interleaving, Power good, Pre-Bias Start-Up, Soft Start Adjustable, Synchronous Rectification, UVLO adjustable Control mode current mode Vout (min) (V) 0.8 Vout (max) (V) 16 Iq (typ) (µA) 8000 Duty cycle (max) (%) 92.5
VQFN (RGZ) 48 49 mm² 7 x 7
  • 各スイッチング・レギュレータについて最高 95% の効率
  • スイッチング・レギュレータの仕様:
    • 入力電圧範囲:4.5~18V
    • VOUT 範囲:0.6V~90% VIN
    • SW1、SW2 IOUT:4A (最大値)
    • SW3、SW4 IOUT:2A (最大値)
  • プリバイアス・スタートアップ・アルゴリズムにより、スタートアップ時の電圧ディップを最小化
  • 低電圧誤動作防止 (UVLO)、過電流保護 (OCP)、過電圧保護 (OVP)、過熱保護 (OTP) 内蔵
  • AECQ-100 グレード 1 のオプション
  • 熱的に強化された 7mm×7mm、48 ピン、0.5mm ピッチ VQFN パッケージ
  • ピンからアクセス可能な機能:
    • 外部帰還抵抗で VOUT を調整可能
    • 各スイッチャの高精度イネーブル・ピンによりシーケンシングを制御可能
    • 抵抗により PWM スイッチング周波数を 275kHz~2.2MHz の範囲で変更可能
    • クロック同期入力およびクロック出力
    • 外部コンデンサによるソフトスタート遅延
    • SW1 と SW2、および SW3 と SW4 の間のカレントシェアにより、必要に応じて大電流をサポート
  • PMBus のランタイム制御およびステータス
    • VREF の調整によるランタイム電圧ポジショニング
    • 各スイッチャのイネーブルおよびディセーブル
    • フォルトおよびステータス監視
  • PMBus/I2C オプションをユーザーが構成可能、EEPROM に保存
    • 電源オン / オフのシーケンシング
    • 固定の遅延時間または PGOOD によるシーケンシング
    • VREF 構成による初期電圧ポジショニング
    • 各スイッチャの PWM 周波数調整
    • 各スイッチャ個別の PWM 位相整列によりリップルおよびコンデンサのサイズを最小化
    • 各レギュレータの電流制限が変更可能なため、インダクタのサイズとコストを最適化可能
    • ソフト・スタート時間
  • 各スイッチング・レギュレータについて最高 95% の効率
  • スイッチング・レギュレータの仕様:
    • 入力電圧範囲:4.5~18V
    • VOUT 範囲:0.6V~90% VIN
    • SW1、SW2 IOUT:4A (最大値)
    • SW3、SW4 IOUT:2A (最大値)
  • プリバイアス・スタートアップ・アルゴリズムにより、スタートアップ時の電圧ディップを最小化
  • 低電圧誤動作防止 (UVLO)、過電流保護 (OCP)、過電圧保護 (OVP)、過熱保護 (OTP) 内蔵
  • AECQ-100 グレード 1 のオプション
  • 熱的に強化された 7mm×7mm、48 ピン、0.5mm ピッチ VQFN パッケージ
  • ピンからアクセス可能な機能:
    • 外部帰還抵抗で VOUT を調整可能
    • 各スイッチャの高精度イネーブル・ピンによりシーケンシングを制御可能
    • 抵抗により PWM スイッチング周波数を 275kHz~2.2MHz の範囲で変更可能
    • クロック同期入力およびクロック出力
    • 外部コンデンサによるソフトスタート遅延
    • SW1 と SW2、および SW3 と SW4 の間のカレントシェアにより、必要に応じて大電流をサポート
  • PMBus のランタイム制御およびステータス
    • VREF の調整によるランタイム電圧ポジショニング
    • 各スイッチャのイネーブルおよびディセーブル
    • フォルトおよびステータス監視
  • PMBus/I2C オプションをユーザーが構成可能、EEPROM に保存
    • 電源オン / オフのシーケンシング
    • 固定の遅延時間または PGOOD によるシーケンシング
    • VREF 構成による初期電圧ポジショニング
    • 各スイッチャの PWM 周波数調整
    • 各スイッチャ個別の PWM 位相整列によりリップルおよびコンデンサのサイズを最小化
    • 各レギュレータの電流制限が変更可能なため、インダクタのサイズとコストを最適化可能
    • ソフト・スタート時間

TPS65400 には PMBus/I2C 互換のデジタル・インターフェイスが搭載されています。これにより、レギュレート電圧、電源シーケンス、位相インターリーブ、動作周波数、動作ステータスの読み戻しなどをランタイムで変更でき、コアチップがシステム性能を最適化するために役立ちます。

TPS65400 は、4つの大電流降圧スイッチング・レギュレータ (SW1、SW2、SW3、SW4) および内蔵 FET で構成されます。スイッチング電源は、プロセッサ、FPGA、ASIC、メモリ、デジタル I/O などの大電流のデジタル回路に電力を供給することを目的としています。SW1 と SW2 は 各 4A、SW3 と SW4 は 各 2A をサポートしています。各レギュレータのスイッチング周波数は、最高 2.2MHz まで独立に設定可能です。

各スイッチャの電流制限をプログラムできるため、特定のアプリケーション構成で最大電流能力を必要としない場合、インダクタ定格を最適化できます。

TPS65400 は、4.5~18V の範囲の単一入力電圧レールで動作するため、5V または 12V の中間配電バスで動作するアプリケーションに最適です。

個別のイネーブル端子を使用して、または I2C バスからオンボードの EEPROM にシーケンスをプログラムして、シーケンシング要件を満たすことができます。出力電圧は外部抵抗回路により設定でき、VREF は 0.6~1.87V の範囲で 10mV 刻みにプログラム可能です。すべての制御およびステータス情報には、PMBus 互換の I2C バスからアクセスできます。

TPS65400 は、I2C バスにより柔軟な監視と制御が可能ですが、I2C を使用しないシステムでは、外付け部品および電圧レベルを使用してプログラムできます。

TPS65400 には PMBus/I2C 互換のデジタル・インターフェイスが搭載されています。これにより、レギュレート電圧、電源シーケンス、位相インターリーブ、動作周波数、動作ステータスの読み戻しなどをランタイムで変更でき、コアチップがシステム性能を最適化するために役立ちます。

TPS65400 は、4つの大電流降圧スイッチング・レギュレータ (SW1、SW2、SW3、SW4) および内蔵 FET で構成されます。スイッチング電源は、プロセッサ、FPGA、ASIC、メモリ、デジタル I/O などの大電流のデジタル回路に電力を供給することを目的としています。SW1 と SW2 は 各 4A、SW3 と SW4 は 各 2A をサポートしています。各レギュレータのスイッチング周波数は、最高 2.2MHz まで独立に設定可能です。

各スイッチャの電流制限をプログラムできるため、特定のアプリケーション構成で最大電流能力を必要としない場合、インダクタ定格を最適化できます。

TPS65400 は、4.5~18V の範囲の単一入力電圧レールで動作するため、5V または 12V の中間配電バスで動作するアプリケーションに最適です。

個別のイネーブル端子を使用して、または I2C バスからオンボードの EEPROM にシーケンスをプログラムして、シーケンシング要件を満たすことができます。出力電圧は外部抵抗回路により設定でき、VREF は 0.6~1.87V の範囲で 10mV 刻みにプログラム可能です。すべての制御およびステータス情報には、PMBus 互換の I2C バスからアクセスできます。

TPS65400 は、I2C バスにより柔軟な監視と制御が可能ですが、I2C を使用しないシステムでは、外付け部品および電圧レベルを使用してプログラムできます。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
3 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TPS65400 PMBus/I2C インターフェイス搭載、4.5V~18V 入力の柔軟な電源管理ユニット データシート (Rev. E 翻訳版) PDF | HTML 英語版 (Rev.E) PDF | HTML 2022年 5月 10日
EVM ユーザー ガイド (英語) TPS65400 Buck Converter Evaluation Module User's Guide (Rev. A) PDF | HTML 2021年 5月 12日
アプリケーション・ノート How to Calculate the Load Pole and ESR Zero When Using Hybrid Output Capacitors (Rev. A) 2019年 4月 2日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

TPS65400EVM-678 — TPS65400EVM 評価モジュール

The TPS65400EVM-678 evaluation module (EVM) is a fully assembled and tested circuit for evaluating the TPS65400. The max DC output current of this EVM is 4A,4A, 2A and 2A. The EVM contains input and output connectors as well as control jumpers to ease evaluation of device features. It also has EN1, (...)

ユーザー ガイド: PDF | HTML
ドライバまたはライブラリ

SLVC604 LGPL Library Source Used by PI-Commander-PMU

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
AC/DC および DC/DC コンバータ (FET 内蔵)
TPS65400 PMBus/I2C インターフェイス搭載、4.5V ~ 18V 入力、4A/4A/2A/2A、クワッド同期整流コンバータ
評価基板 (EVM) 向けの GUI

SLVC603 PI-Commander-PMU EVM GUI

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
AC/DC および DC/DC コンバータ (FET 内蔵)
TPS65400 PMBus/I2C インターフェイス搭載、4.5V ~ 18V 入力、4A/4A/2A/2A、クワッド同期整流コンバータ
ハードウェア開発
評価ボード
TPS65400EVM-678 TPS65400EVM 評価モジュール
シミュレーション・モデル

TPS65400 PSpice Average Model

SLVMAI6.ZIP (91 KB) - PSpice Model
シミュレーション・モデル

TPS65400 PSpice Transient Model

SLVMAI5.ZIP (73 KB) - PSpice Model
シミュレーション・モデル

TPS65400 TINA-TI Transient Reference Design

SLVMC03.TSC (139 KB) - TINA-TI Reference Design
シミュレーション・モデル

TPS65400 TINA-TI Transient Spice Model

SLVMC04.ZIP (19 KB) - TINA-TI Spice Model
リファレンス・デザイン

TIDEP0081 — 66AK2L06 JESD204B ~ ADC32RF80 接続広帯域レシーバ設計のリファレンス・デザイン

For wideband receiver system developers currently using FPGA or ASIC to connect High Speed data converters to a baseband processor, who need faster time to market with increased performance and significant reduction in cost, power, and size. This reference design includes the first widely available (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

PMP11414 — スペースに制約のあるアプリケーション向け、小型デジタル 4 回路 4/4/2/2A ポイント・オブ・ロード(PoL)のリファレンス・デザイン

The PMP11414 reference design features TPS65400 quad 4/4/2/2A output point-of-load in a tiny 0.65"x0.875" solution size (16.5mmx22.2mm). TPS65400 fully integrates four buck regulators into a small 7mmx7mm QFN package. It also has PMBus capability for flexible control and configuration.  The (...)
試験報告書: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
VQFN (RGZ) 48 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ