REF6041
- 出色的温度漂移性能
- -40℃ 至 +125°C 时为 5ppm/°C(最大值)
- 极低噪声
- 总噪声:5 µVRMS(使用 47µF 电容时)
- 1/f 噪声(0.1Hz 至 10Hz):3 µVPP/V
- 集成 ADC 驱动器缓冲器
- 低输出阻抗:< 50mΩ (0kHz-200kHz)
- 首次使用 ADS8881 实现 18 位精确采样
- 支持突发模式 DAQ 系统
- 低电源电流:820µA
- 低关断电流:1μA
- 高初始精度:±0.05%
- 超低噪声和失真
- 信噪比 (SNR):100.5dB,总谐波失真 (THD):-125dB (ADS8881)
- 信噪比 (SNR):106dB,总谐波失真 (THD):-120dB (ADS127L01)
- 输出电流驱动能力:±4mA
- 可通过编程设定的短路电流
- 经验证用于驱动 ADS88xx 系列逐次逼近寄存器 (SAR) ADC 和 ADS127xx 系列宽频带 Δ-Σ ADC 的 REF 引脚
应用
- 自动测试设备 (ATE) 测试器和示波器
- 测试和测量设备
- 可编程逻辑控制器 (PLC) 的模拟输入模块
- 医疗设备
- 精密数据采集系统
All trademarks are the property of their respective owners.
REF6000 系列电压基准集成低输出阻抗缓冲器,这使得用户能够直接驱动精密数据转换器的 REF 引脚,同时维持线性度、失真和噪声性能。多数精密 SAR 和 Δ-Σ ADC 在转换过程中会将二进制加权电容切换到 REF 引脚。为了支持这一动态负载,必须通过一个低输出阻抗(高带宽)缓冲器缓冲电压基准的输出。REF6000 系列器件非常适合(但不限于)驱动 ADS88xx 系列 SAR ADC 和 ADS127xx 系列 Δ-Σ ADC 以及其他数模转换器 (DAC) 的 REF 引脚。
在驱动 ADS8881 的 REF 引脚时,即使在首次转换过程中,REF6000 系列电压基准的输出电压也不会降至 1 LSB(18 位)以下。该特性对于突发模式、事件触发的等时采样和可变采样率数据采集系统极为有用。REF6000 系列的 REF60xx 型号指定了最大温度漂移(仅为 5ppm/°C),可为电压基准与低输出阻抗缓冲器组合提供 0.05% 初始精度。关于 REF6000 系列中的多种温度漂移选项,请参见 。
技术文档
未找到结果。请清除搜索并重试。
查看全部 3 类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | REF60xx 集成 ADC 驱动器缓冲器的高精度电压基准 数据表 (Rev. B) | PDF | HTML | 英语版 (Rev.B) | PDF | HTML | 2016年 10月 14日 |
技术文章 | Balancing ADC size, power, resolution and bandwidth in precision data-acquisition | PDF | HTML | 2021年 12月 3日 | |||
应用手册 | 所选封装材料的热学和电学性质 | 2008年 10月 16日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
评估板
ADS8332EVMV2-PDK — ADS8332 16 位 500kSPS 低功耗串行 ADC 评估模块性能演示套件 (PDK)
ADS8332 评估模块 (EVM) 性能演示套件 (PDK) 是一个用于评估 ADS8332 逐次逼近型寄存器 (SAR) 模数转换器 (ADC) 性能的平台。ADS8332EVMV2-PDK 包括 ADS8332EVMV2 板、精密主机接口 (PHI) 控制器板和随附的计算机软件,借助此软件,用户便可通过通用串行总线 (USB) 与 ADC 进行通信,并可采集数据和进行数据分析。
评估板
REF6025EVM-PDK — REF6025 电压基准评估模块
REF6025EVM-PDK 是一个用于评估 REF6025 电压基准性能的平台。此评估套件显示了器件的突发模式性能,这一性能是器件的主要特性。
用户指南: PDF
模拟工具
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源米6体育平台手机版_好二三四系列以及精选的模拟行为模型。
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短米6体育平台手机版_好二三四上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短米6体育平台手机版_好二三四上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
参考设计
TIDA-01576 — 具有 16 位 1MSPS 双路同步采样 ADC 的高精度模拟输入模块参考设计
此参考设计可在宽输入范围内使用精密的 16 位 SAR ADC 准确测量 16 通道交流电压和电流输入。该范围涵盖了保护和测量要求(包括符合 IEC 61850-9-2 的采样要求),可简化系统设计并改善跳闸时间可重复性、性能和可靠性。此参考设计使用带有集成电源转换器的数字隔离器或使用六通道数字隔离器将交流模拟输入模块 (AIM) 与主机处理器相隔离。在最简单的配置中,仅使用五个 TI 米6体育平台手机版_好二三四即可设计出完整的 AC AIM,因此可优化系统成本和尺寸。警报功能可基于样本确定交流 AIM 故障,从而更快地检测故障。ADC (...)
参考设计
TIDA-01056 — 用于在最大限度地减小 EMI 的同时优化供电效率的 20 位 1MSPS DAQ 参考设计
该适用于高性能数据采集 (DAQ) 系统的参考设计优化了功率级,以降低功耗并最大程度地减小开关稳压器的 EMI 影响(通过使用 LMS3635-Q1 降压转换器)。与 LM53635 降压转换器相比,该参考设计可在最轻负载电流下将效率提高 7.2%,从而实现 125.25dB 的 SFDR、99dB 的 SNR 和 16.1 的 ENOB。
参考设计
TIDA-01054 — 用于消除高性能 DAQ 系统中的 EMI 影响的多轨电源参考设计
TIDA-01054 参考设计采用 LM53635 降压转换器,可帮助消除 EMI 对高于 16 位的数据采集 (DAQ) 系统的性能降低影响。借助该降压转换器,设计人员可以将电源解决方案放置在靠近信号路径的位置,而不会产生不必要的 EMI 噪声降级,同时可以节省布板空间。该设计使用 20 位 1MSPS SAR ADC 支持 100.13dB 的系统 SNR 性能,这基本匹配使用外部电源时的 100.14dB SNR 性能。
参考设计
TIDA-01214 — 采用 16 位 ADC 和数字隔离器的隔离式高精度模拟输入模块参考设计
This reference design provides accurate measurements of AC voltage and current inputs using a precision 16-bit SAR ADC over a wide input range, covering protection and measurement range (including sampling requirements of IEC 61850-9-2), simplifying system design and improving trip time (...)
参考设计
TIDA-01055 — 用于高性能 DAQ 系统的 ADC 电压基准缓冲器优化参考设计
适用于高性能 DAQ 系统的 TIDA-01055 参考设计优化了 ADC 基准缓冲器,以提高 SNR 性能并降低功耗(使用 TI OPA837 高速运算放大器)。该器件用于复合缓冲器配置,与传统运算放大器相比,将功耗降低了 22%。具有集成缓冲器的电压基准源通常缺少在高通道数系统中实现最佳性能所需的驱动强度。该参考设计能够驱动多个 ADC 并实现 15.77 位的系统 ENOB(使用 18 位 2MSPS SAR ADC)。
参考设计
TIDA-01051 — 优化 FPGA 利用率和自动测试设备数据吞吐量的参考设计
TIDA-01051 参考设计用于演示极高通道数数据采集 (DAQ) 系统(如用在自动测试设备 (ATE) 中的系统)经过优化的通道密度、集成、功耗、时钟分配和信号链性能。利用串行器(如 TI DS90C383B)将多个同步采样 ADC 输出与几个 LVDS 线结合,可显著减少主机 FPGA 必须处理的引脚数量。因此,单个 FPGA 可处理的 DAQ 通道数量大幅增加,而且电路板布线的复杂性也大大降低。
参考设计
TIDA-01050 — 适用于 18 位 SAR 数据转换器的模拟前端优化型 DAQ 系统参考设计
TIDA-01050 参考设计是为了改善通常与自动测试设备相关的集成、功耗、性能和时钟问题。该设计适用于任何 ATE 系统,但还是最适用于需要大量输入通道的系统。
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
VSSOP (DGK) | 8 | Ultra Librarian |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点