データシート
BUF802
- 大信号帯域幅 (1VPP):3.1GHz
- スルーレート:7000V/µs
- 入力電圧ノイズ:2.3nV/√Hz
- 1% セトリング・タイム:0.7ns
- 入力インピーダンス:50GΩ || 2.4pF
- 50Ω 負荷を駆動可能
- 消費電力と性能をトレードオフする調整可能な静止電流
- オーバードライブから素早く回復する入力および出力クランプを内蔵
- 電源電圧:±4.5V~±6.5V
BUF802 デバイスは、データ・アクイジション・システム (DAQ) フロント・エンド向けの低ノイズ、高インピーダンス・バッファリングを行う JFET 入力段を備えたオープン・ループのユニティ・ゲイン・バッファです。 BUF802 は DC~3.1GHz の帯域幅をサポートし、この周波数範囲全体にわたって非常に優れた歪みおよびノイズ性能を実現します。
BUF802 は、比較的高い精度の性能が必要なアプリケーションで、高精度アンプを備えた複合ループに使用できます。 BUF802 は、革新的なアーキテクチャを使用して、高精度で広帯域幅の複合ループの設計を簡素化します。
BUF802 は、調整可能な静止電流ピンを備えているため、帯域幅および歪みと静止電流とのトレードオフを調整できます。そのため本デバイスは、広い周波数範囲に適しています。 BUF802 は、入力および出力クランプを内蔵しており、本デバイスとそれに続く信号チェーンをオーバードライブ電圧から保護します。
.
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
6 をすべて表示 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | BUF802 広帯域幅、2.3nV/√Hz、高入力インピーダンス・バッファ データシート (Rev. C 翻訳版) | PDF | HTML | 英語版 (Rev.C) | PDF | HTML | 2022年 5月 2日 |
製品概要 | Pairing High-Speed JFET Amplifiers With Hi-Z DAQ Systems | PDF | HTML | 2024年 4月 8日 | |||
アプリケーション・ノート | Choosing an Amplifier for Wide Bandwidth, High-Impedance, Data Acquisition AFEs | PDF | HTML | 2023年 3月 2日 | |||
アプリケーション概要 | How to Tune the S-Parameters of Your Analog Front-End Signal Chain | PDF | HTML | 2022年 2月 25日 | |||
EVM ユーザー ガイド (英語) | BUF802RGTEVM User's Guide (Rev. A) | PDF | HTML | 2022年 2月 4日 | |||
技術記事 | Achieving high-DC precision and wide large signal bandwidth with Hi-Z buffers | PDF | HTML | 2022年 1月 18日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
評価ボード
BUF802RGTEVM — BUF802 RGT パッケージ封止、高速、広い帯域幅、2.3nV/√Hz、入力バッファの評価基板
BUF802RGTEVM は、バッファの機能と多様性を容易に提示できる設計を採用しています。この評価基板 (EVM) は 2 個の独立した回路構成を搭載しています。高精度アンプを採用したコンポジット・ループと、スタンドアロンの BUF802 回路です。分割電源またはシングル電源と組み合わせて使用することができ、容易に操作できるように、アナログ入出力に対応する複数の SMA コネクタを搭載しています。寄生結合を低減できるように最適化済みのレイアウトを採用するとともに、幅広い周波数で最善の信号忠実度を達成しています。
計算ツール
ANALOG-ENGINEER-CALC — アナログ技術者向けカリキュレータ
アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
計算ツール
VOLT-DIVIDER-CALC — Voltage divider calculation tool
The voltage divider calculation tool (VOLT-DIVIDER-CALC) quickly determines a set of resistors for a voltage divider. This KnowledgeBase JavaScript utility can be used to find a set of resistors for a voltage divider to achieve the desired output voltage. VOLT-DIVIDER-CALC can also be used to (...)
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール
TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA は DesignSoft (...)
リファレンス・デザイン
TIDA-01022 — DSO、レーダー、5G ワイヤレス・テスト・システム向けのフレキシブルな 3.2GSPS マルチチャネル AFE のリファレンス・デザイン
This high speed multi-channel data capture reference design enables optimum system performance. System designers needs to consider critical design parameters like clock jitter and skew for high speed multi-channel clock generation, which affects overall system SNR, SFDR, channel to channel skew (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
VQFN (RGT) | 16 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点