TIDA-01022

DSO、レーダー、5G ワイヤレス・テスト・システム向けのフレキシブルな 3.2GSPS マルチチャネル AFE のリファレンス・デザイン

TIDA-01022

設計ファイル

概要

This high speed multi-channel data capture reference design enables optimum system performance. System designers needs to consider critical design parameters like clock jitter and skew for high speed multi-channel clock generation, which affects overall system SNR, SFDR, channel to channel skew and deterministic latency. This reference design demonstrates multi-channel AFE and clock solution using high speed data converters with JESD204B, high speed amplifiers, high performance clocks and low noise power solutions to achieve optimum system performance

特長
  • 3.2 Gsps, 1.5 GHz multi- channel high speed analog front for high performance receiver
  • < 5 ps clock skew between channels
  • Multi-channel JESD204B complaint clock solution
  • Scalable platform for pin compatible ADC12DJxx00 family
  • Supports TI’s high-speed converter and capture cards (TSW14J56 / TSW14J57)
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

PDF | HTML
JAJU446A.PDF (3191 K)

リファレンス・デザインの概要と検証済みの性能テスト・データ

TIDRUT6.PDF (5000 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDRUT7.PDF (132 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRUT8.PDF (3076 K)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRUU0.ZIP (69995 K)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDCEB2.ZIP (7572 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRUT9.ZIP (14285 K)

PCB 設計レイアウトを生成するための PCB 基板層のプロット・ファイル

製品

設計や代替製品候補に TI 製品を含めます。

AND ゲート

SN74LVC1G081 チャネル、2 入力、1.65V ~ 5.5V、32mA のドライブ能力、AND ゲート

データシート: PDF
I2C 汎用 I/O (GPIO)

TCA9534A割り込み、構成レジスタ搭載、8 ビット 1.65V ~ 5.5V I2C/SMBus I/O エクスパンダ

データシート: PDF | HTML
LVDS、M-LVDS、PECL の各 IC

DS90LT012AQ-Q1車載対応、LVDS 差動ライン・レシーバ

データシート: PDF
LVDS、M-LVDS、PECL の各 IC

DS90LV028AQ-Q1車載対応、LVDS デュアル差動ライン・レシーバ

データシート: PDF | HTML
MOSFET

CSD15571Q22mm x 2mm の SON 封止、19.2mΩ、シングル、20V、N チャネル NexFET™ パワー MOSFET

データシート: PDF
Oscillators

LMK61E2156.250MHz、±50ppm、超低ジッタ、EEPROM 内蔵、フル・プログラマブル発振器

データシート: PDF | HTML
RF FDA

LMH54018GHz、超広帯域、完全差動アンプ

データシート: PDF | HTML
RF PLL / シンセサイザ

LMX2594位相同期機能搭載、JESD204B サポート、15GHz 広帯域、PLLatinum™ RF シンセサイザ

データシート: PDF | HTML
RF VGA

LMH64014.5GHz、超広帯域デジタル可変ゲイン・アンプ

データシート: PDF | HTML
eFuse とホット・スワップ・コントローラ

TPS259264.5V ~ 13.8V、30mΩ、2 ~ 5A eFuse

データシート: PDF | HTML
アナログ・スイッチ / マルチプレクサ

SN74LVC2G535V、2:1 (SPDT)、1 チャネル汎用アナログ・スイッチ (NanoFree™ パッケージが入手可能)

データシート: PDF | HTML
クロック ジッタ クリーナ

LMK048282370 ~ 2630MHz の VCO0 内蔵、超低ノイズ、JESD204B 準拠クロック・ジッタ・クリーナ。

データシート: PDF | HTML
クロック・バッファ

LMK003044 個の構成可能出力採用、3.1GHz、差動クロック バッファ / レベル シフタ

データシート: PDF | HTML
コンパレータ

LMC6762プッシュプル出力、デュアル、マイクロパワー、レール・ツー・レール入力 CMOS コンパレータ

データシート: PDF
デジタル温度センサ

LM95233TruTherm テクノロジー採用、SMBus インターフェイス搭載、±2℃、デュアル、リモート / ローカル温度センサ

データシート: PDF
パワー モジュール (インダクタ内蔵)

TPS8213017V 入力、インダクタ結合型、3A 降圧コンバータ・モジュール

データシート: PDF | HTML
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TLV702イネーブル搭載、300mA、高 PSRR、低静止電流 (IQ)、低ドロップアウト電圧レギュレータ

データシート: PDF | HTML
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TPS7A33イネーブル搭載、1A、高 PSRR、負電圧、調整可能な低ドロップアウト電圧レギュレータ

データシート: PDF | HTML
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TPS7A8300パワー・グッド搭載、高精度、低い入力電圧 (VIN)、低ノイズ、2A の超低ドロップアウト電圧レギュレータ

データシート: PDF | HTML
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

TPS7A84パワー・グッド搭載、高精度、3A、低い VIN、低ノイズ、超低ドロップアウト電圧レギュレータ

データシート: PDF
方向制御型電圧レベル・シフタ

SN74AVC4T774構成可能な電圧レベル シフト機能搭載、3 ステート出力、4 ビット、デュアル電源電圧バス トランシーバ

データシート: PDF | HTML
非反転バッファとドライバ

SN74LVC1G1253 ステート出力、シングル、1.65V ~ 5.5V バッファ

データシート: PDF | HTML
高速 ADC(≧10 MSPS)

ADC08DJ32008 ビット、デュアル 3.2GSPS またはシングル 6.4GSPS、RF サンプリング A/D コンバータ(ADC)

データシート: PDF | HTML
高速 ADC(≧10 MSPS)

ADC12DJ270012 ビット、デュアル 2.7GSPS またはシングル 5.4GSPS、RF サンプリング A/D コンバータ(ADC)

データシート: PDF | HTML
高速 ADC(≧10 MSPS)

ADC12DJ320012 ビット、デュアル 3.2GSPS またはシングル 6.4GSPS、RF サンプリング A/D コンバータ(ADC)

データシート: PDF | HTML
高速オペアンプ (50MHz 以上のゲイン帯域幅:GBW)

BUF802広帯域幅、2.3nV/√Hz、ハイ・インピーダンス入力、JFET 入力バッファ

データシート: PDF | HTML

技術資料

結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 2
種類 タイトル 英語版のダウンロード 日付
設計ガイド DSO、レーダー、5G ワイヤレス・テスト・システム用の、柔軟な 3.2GSPS マルチチャネル AFE のリファレンス・デザイン (Rev. A 翻訳版) PDF | HTML 英語版 (Rev.A) PDF | HTML 2022年 7月 26日
技術記事 Step-by-step considerations for designing wide-bandwidth multichannel systems PDF | HTML 2019年 6月 4日

関連する設計リソース

ハードウェア開発

評価ボード
ADC12DJ3200EVM ADC12DJ3200 12 ビット、デュアル 3.2GSPS またはシングル 6.4GSPS、RF サンプリング ADC の評価基板 TSW14J57EVM データ・キャプチャ / パターン・ジェネレータ:16 レーン JESD204B 搭載、1.6 ~ 15Gbps 対応データ・コンバータの EVM

リファレンス・デザイン

リファレンス・デザイン
TIDA-01021 DSO、レーダー、5G ワイヤレス・テスタ向けマルチチャネル JESD204B 15GHz クロックのリファレンス・デザイン TIDA-01023 レーダー / 5G ワイヤレス・テスタ向け、チャネル数の多い JESD204B クロック生成のリファレンス・デザイン TIDA-01024 レーダー / 5G ワイヤレス・テスタ向け、チャネル数の多い JESD204B デイジーチェーン・クロックのリファレンス・デザイン

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ