LMK61E07

アクティブ

EEPROM 内蔵、複数の信号形式に対応、超低ジッタ・プログラマブル発振器

製品詳細

Output frequency (MHz) 1000 Output type HCSL, LVDS, LVPECL Stability (ppm) 25 Supply voltage (V) 3.3 Jitter (ps) 0.15 Operating temperature range (°C) -40 to 85
Output frequency (MHz) 1000 Output type HCSL, LVDS, LVPECL Stability (ppm) 25 Supply voltage (V) 3.3 Jitter (ps) 0.15 Operating temperature range (°C) -40 to 85
QFM (SIA) 6 35 mm² 7 x 5
  • 超低ノイズ、高性能
    • ジッタ:90fs RMS (f OUT > 100MHz での代表値、 LMK61E07)
    • PSRR:-70dBc の堅牢な電源ノイズ耐性 ( LMK61E07)
  • 柔軟な出力フォーマット ( LMK61E07)
    • LVPECL:最大 1GHz
    • LVDS:最大 900MHz
    • HCSL:最大 400MHz
  • 合計周波数許容誤差:±25ppm
  • システム・レベルの機能
    • グリッチなしの周波数マージン設定:公称値から最大 ±1000ppm
    • EEPROM 内蔵:ユーザーが構成可能な起動設定
  • その他の特長
    • デバイス制御:最大 1000kHz のファースト・モード I 2C
    • 動作電圧:3.3V
    • 産業用温度範囲 (-40℃~+85℃)
    • 7mm × 5mm の 6 ピン・パッケージ
  • デフォルト周波数
    • 70.656MHz
  • 超低ノイズ、高性能
    • ジッタ:90fs RMS (f OUT > 100MHz での代表値、 LMK61E07)
    • PSRR:-70dBc の堅牢な電源ノイズ耐性 ( LMK61E07)
  • 柔軟な出力フォーマット ( LMK61E07)
    • LVPECL:最大 1GHz
    • LVDS:最大 900MHz
    • HCSL:最大 400MHz
  • 合計周波数許容誤差:±25ppm
  • システム・レベルの機能
    • グリッチなしの周波数マージン設定:公称値から最大 ±1000ppm
    • EEPROM 内蔵:ユーザーが構成可能な起動設定
  • その他の特長
    • デバイス制御:最大 1000kHz のファースト・モード I 2C
    • 動作電圧:3.3V
    • 産業用温度範囲 (-40℃~+85℃)
    • 7mm × 5mm の 6 ピン・パッケージ
  • デフォルト周波数
    • 70.656MHz

LMK61E07 ファミリの超低ジッタ PLLatinum™ プログラマブル発振器は、fractional-N 周波数シンセサイザと内蔵 VCO を使用して、一般的に使用されるリファレンス・クロックを生成します。 LMK61E07 の出力は、LVPECL、LVDS、または HCSL として構成できます。このデバイスは、オンチップの EEPROM により自己起動し、工場でプログラムされたデフォルト出力周波数を生成します。また、デバイスのレジスタと EEPROM 設定は、I 2C シリアル・インターフェイス経由でシステム内で完全にプログラム可能です。このデバイスは、I 2C シリアル・インターフェイスにより細かい / 粗い周波数マージン処理を実行でき、デジタル制御の発振器 (DCXO) となります。

PLL 帰還分周値の更新により、スパイクやグリッチなしに出力周波数を調整できます。xDSL の要件との互換のためには 12.5MHz の PFD (R 分周値 = 4、ダブラー無効) を使用し 1ppb 未満の刻みで、放送ビデオの要件との互換のためには 100MHz の PFD (R 分周値 = 1、ダブラー有効) を使用し 5.2ppb 未満の刻みで調整が可能です。また、周波数マージン処理機能により、標準への準拠やシステムのタイミング・マージン・テストなどのシステム設計検証テスト (DVT) が容易になります。

LMK61E07 ファミリの超低ジッタ PLLatinum™ プログラマブル発振器は、fractional-N 周波数シンセサイザと内蔵 VCO を使用して、一般的に使用されるリファレンス・クロックを生成します。 LMK61E07 の出力は、LVPECL、LVDS、または HCSL として構成できます。このデバイスは、オンチップの EEPROM により自己起動し、工場でプログラムされたデフォルト出力周波数を生成します。また、デバイスのレジスタと EEPROM 設定は、I 2C シリアル・インターフェイス経由でシステム内で完全にプログラム可能です。このデバイスは、I 2C シリアル・インターフェイスにより細かい / 粗い周波数マージン処理を実行でき、デジタル制御の発振器 (DCXO) となります。

PLL 帰還分周値の更新により、スパイクやグリッチなしに出力周波数を調整できます。xDSL の要件との互換のためには 12.5MHz の PFD (R 分周値 = 4、ダブラー無効) を使用し 1ppb 未満の刻みで、放送ビデオの要件との互換のためには 100MHz の PFD (R 分周値 = 1、ダブラー有効) を使用し 5.2ppb 未満の刻みで調整が可能です。また、周波数マージン処理機能により、標準への準拠やシステムのタイミング・マージン・テストなどのシステム設計検証テスト (DVT) が容易になります。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン配置が異なる製品
LMK6C アクティブ 低ジッタ、高性能、バルク弾性波 (BAW)、固定周波数、LVCMOS、発振器 Small package with BAW technology
LMK6D アクティブ 低ジッタ、高性能、バルク弾性波( BAW )、固定周波数 LVDS 発振器 Small package, improved performance, fixed-frequency LVDS oscillator with BAW technology
LMK6H アクティブ 低ジッタ、高性能、バルク弾性波 (BAW)、固定周波数、HCSL、発振器 Small package, improved performance, fixed-frequency HCSL oscillator with BAW technology
LMK6P アクティブ 低ジッタ、高性能、バルク弾性波 (BAW)、固定周波数、LVPECL (低電圧で正極性の ECL)、発振器 Small package, improved performance, fixed-frequency LVPECL oscillator with BAW technology

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
2 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート LMK61E07 EEPROM 内蔵、超低ジッタ・プログラマブル発振器 データシート (Rev. B 翻訳版) PDF | HTML 英語版 (Rev.B) PDF | HTML 2023年 9月 5日
EVM ユーザー ガイド (英語) LMK61FFEVM User's Guide (Rev. A) 2015年 11月 20日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

LMK61E2-156M25EVM — LMK61E2-156M25 超低ジッタ固定周波数オシレータ、評価モジュール

The LMK61E2-156M25EVM evaluation module provides a complete platform to evaluate the 90-fs RMS jitter performance of Texas Instruments LMK61E2-156M25 Ultra-Low Jitter Fixed Frequency Oscillator.

 The onboard power supply options allow for ease of use as well as configuration flexibility (...)

ユーザー ガイド: PDF
設計ツール

CLOCK-TREE-ARCHITECT — Clock tree architect プログラミング・ソフトウェア

Clock tree architect はクロック・ツリーの合成ツールであり、開発中システムの要件に基づいてクロック・ツリー・ソリューションを生成する方法で、お客様の設計プロセスの効率化に貢献します。このツールは、多様なクロック供給製品を収録した包括的なデータベースからデータを抽出し、システム・レベルのマルチチップ・クロック供給ソリューションを生成します。
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
QFM (SIA) 6 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ