CDCEL913
- プログラマブル クロック ジェネレータ ファミリ製品
- CDCE913/CDCEL913:1-PLL、3 出力
- CDCE925/CDCEL925:2-PLL、5 出力
- CDCE937/CDCEL937:3-PLL、7 出力
- CDCE949/CDCEL949:4-PLL、9 出力
- システム内プログラミングおよび EEPROM
- シリアル プログラム可能な揮発性レジスタ
- 不揮発性 EEPROM に顧客設定を保存
- 柔軟な入力クロック設定の概念
- 外部水晶振動子:8MHz~32MHz
- オンチップ VCXO:プル範囲 ±150ppm
- シングルエンドの LVCMOS:最高 160MHz
- 出力周波数を最高 230 MHz まで自由に選択可能
- 低ノイズの PLL コア
- PLL ループ フィルタ コンポーネントを内蔵
- 短いジッタ時間 (標準値 50ps)
- 独立した出力供給ピン
- CDCE913:3.3V および 2.5V
- CDCEL913:1.8V
- 柔軟なクロック ドライバ:
- 3 つのユーザー定義可能な制御入力 [S0/S1/S2] (SSC の選択、周波数切り替え、出力イネーブル、パワーダウンなどに使用可能)
- ビデオ、オーディオ、USB、IEEE1394、RFID、Bluetooth、WLAN、Ethernet™、GPS
- TI-DaVinci™、OMAP™、DSP を使用して共通クロックの周波数を生成
- SSC 変調をプログラム可能
- 0PPM クロック生成が可能
- 1.8V デバイス電源
- 幅広い温度範囲:-40℃~85℃
- TSSOP パッケージ
- 開発およびプログラミング キットにより PLL の設計とプログラムが簡単 (テキサス・インスツルメンツの Pro-Clock™)
CDCE913 および CDCEL913 デバイスは、モジュラー PLL ベースの低コストで高性能なプログラマブル クロック シンセサイザです。これらのデバイスは、1 つの入力周波数から最大 3 つの出力クロックを生成します。それぞれの出力は、内蔵の構成可能PLLを使用して、230MHzまでの任意のクロック周波数にシステム内でプログラム可能です。
CDCx913 には独立した出力電源ピン VDDOUT があり、CDCEL913 では 1.8V、CDCE913では 2.5V~3.3V です。
入力には外付けの水晶振動子、またはLVCMOSクロック信号を接続できます。選択可能なオンチップVCXOにより、出力周波数を外部の制御信号に同期できます。
PLLはSSC (スペクトラム拡散クロッキング)をサポートしているため、電磁気干渉(EMI)性能に優れています。
このデバイスは不揮発性EEPROMのプログラミングをサポートしているため、アプリケーションに応じて簡単にカスタマイズ可能です。すべてのデバイス設定は、2 線式シリアル インターフェイスの SDA/SCL バスでプログラムできます。
CDCx913 は、-40℃~85℃の温度範囲内の 1.8V 環境で動作します。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | CDCE(L)913:SSC サポートによる EMI 削減機能を搭載した 柔軟な低消費電力 LVCMOS クロック ジェネレータ データシート (Rev. I 翻訳版) | PDF | HTML | 英語版 (Rev.I) | PDF | HTML | 2024年 9月 4日 |
その他の技術資料 | クロック&タイミング・ソリューション (Rev. A 翻訳版) | 2013年 12月 11日 | ||||
アプリケーション・ノート | VCXO Application Guideline for CDCE(L)9xx Family (Rev. A) | 2012年 4月 23日 | ||||
ユーザー・ガイド | CDCE(L)9XX & CDCEx06 Programming Evaluation Module Manual (Rev. A) | 2010年 11月 22日 | ||||
ユーザー・ガイド | CDCE(L)9xx Performance Evaluation Module (Rev. A) | 2010年 7月 7日 | ||||
アプリケーション・ノート | Troubleshooting I2C Bus Protocol | 2009年 10月 19日 | ||||
アプリケーション・ノート | Usage of I2C for CDCE(L)949, CDCE(L)937, CDCE(L)925, CDCE(L)913 | 2009年 9月 23日 | ||||
ユーザー・ガイド | CDCE(L)9XX & CDCEx06 Programming Evaluation Module Manual | 2008年 12月 9日 | ||||
アプリケーション・ノート | Generating Low Phase-Noise Clocks for Audio Data Converters from Low Frequency | 2008年 3月 31日 | ||||
アプリケーション・ノート | Practical consideration on choosing a crystal for CDCE(L)9xx family | 2008年 3月 24日 | ||||
アプリケーション・ノート | Clocking Recommendations for DM6446 Digital Video EVM with Sngle PLL (Rev. A) | 2007年 8月 8日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
CDCE913PERF-EVM — CDCE913 性能評価モジュール
The CDCE913Perf-Evaluation Module allows the verification of the functionality and performance of CDCE913 and CDCEL913 with the options of crystal and 1.8 V LVCMOS inputs. The outputs can be connected to the Oscilloscope directly with SMA cables.
CDCEL913PERF-EVM — CDCEL913 性能評価モジュール
The CDCEL913Perf-Evaluation Module will help to verify the functionality and performance of CDCEL913 with the options of crystal and 1.8 V LVCMOS inputs. The outputs can be connected to the Oscilloscope directly with SMA cables. The below information/items can be included The EVM use's guide: (...)
CDCEL9XXPROGEVM — CDCE(L)949 ファミリ EEPROM プログラミング・ボード
The clock generator CDCE(L)949 family has integrated EEPROM that allows the default frequency settings to be saved upon start up. CDCEL9XXPROGEVM is a programming board that allows a fast programming of prototyping samples or small production quantities. It applies to all 8 devices in the family: (...)
DS90UH981-Q1EVM — DS90UH981-Q1 DSI から FPD-Link IV へのブリッジ シリアライザの評価基板
DS90UH981-Q1MEVM — DS90UH981-Q1 DSI ~ FPD-Link IV ブリッジ シリアライザの評価基板
DS90UH983-Q1EVM — DS90UH983-Q1 DisplayPort から FPD-Link IV へのブリッジ シリアライザの評価基板
DS90UH983-Q1MEVM — DS90UH983-Q1 DisplayPort から FPD-Link IV へのブリッジ シリアライザの評価基板
DS90UH984-Q1EVM — DS90UH984-Q1:FPD-Link IV から Embedded DisplayPort ブリッジへの変換デシリアライザの評価基板
DS90UH984-Q1MEVM — DS90UH984-Q1:FPD-Link IV から Embedded DisplayPort ブリッジへの変換デシリアライザの評価基板
DS90UH988-Q1EVM — DS90UH988-Q1 FPD-Link IV から OpenLDI へのデシリアライザの評価基板
DS90UH988-Q1MEVM — DS90UH988-Q1 FPD-Link IV から OpenLDI へのデシリアライザの評価基板
SN65DSI83EVM — SN65DSI83 MIPI® DSI から LVDS へのブリッジの評価モジュールと FlatLink™ IC
SN65DSI83Q1-EVM — MIPI® DSI から LVDS へのブリッジと FlatLink™ IC の評価モジュール
SN65DSI85EVM — SN65DSI85 デュアルチャネル MIPI® DSI から デュアル・リンク FlatLink™ LVDS へのブリッジの評価モジュール
SN65DSI85Q1-EVM — デュアル・チャネル MIPI® DSI ~デュアル・リンク FlatLink LVDS ブリッジの評価モジュール
CLOCKPRO — ClockPro Software
TI's ClockPro software allows users to program/configure the following devices in a friendly GUI interface:
- CDCE949
- CDCE937
- CDCE925
- CDCE913
- CDCE906
- CDCE706
- CDCEL949
- CDCEL937
- CDCEL925
- CDCEL913
It is intended to be used with the evaluation modules of the above devices.
サポート対象の製品とハードウェア
製品
クロック・ジェネレータ
ハードウェア開発
評価ボード
ソフトウェア
ソフトウェア・プログラミング・ツール
SCAC073 — TI-Pro-Clock Programming Software
サポート対象の製品とハードウェア
製品
クロック・ジェネレータ
CLOCK-TREE-ARCHITECT — Clock tree architect プログラミング・ソフトウェア
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
TSSOP (PW) | 14 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。