ホーム パワー・マネージメント リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

パワー グッドとイネーブル搭載、100mA、30V、低ドロップアウト電圧レギュレータ

製品詳細

Output options Adjustable Output, Fixed Output Iout (max) (A) 0.1 Vin (max) (V) 30 Vin (min) (V) 2 Vout (max) (V) 29 Vout (min) (V) 1.2 Fixed output options (V) 3, 3.3, 5 Rating Catalog Noise (µVrms) 160 PSRR at 100 KHz (dB) 57 Iq (typ) (mA) 0.075 Thermal resistance θJA (°C/W) 52, 97 Load capacitance (min) (µF) 1 Regulated outputs (#) 1 Features Enable, Power good Accuracy (%) 3 Dropout voltage (Vdo) (typ) (mV) 380 Operating temperature range (°C) -40 to 125
Output options Adjustable Output, Fixed Output Iout (max) (A) 0.1 Vin (max) (V) 30 Vin (min) (V) 2 Vout (max) (V) 29 Vout (min) (V) 1.2 Fixed output options (V) 3, 3.3, 5 Rating Catalog Noise (µVrms) 160 PSRR at 100 KHz (dB) 57 Iq (typ) (mA) 0.075 Thermal resistance θJA (°C/W) 52, 97 Load capacitance (min) (µF) 1 Regulated outputs (#) 1 Features Enable, Power good Accuracy (%) 3 Dropout voltage (Vdo) (typ) (mV) 380 Operating temperature range (°C) -40 to 125
SOIC (D) 8 29.4 mm² 4.9 x 6 WSON (DRG) 8 9 mm² 3 x 3
  • Wide input voltage range
    • VIN range (new chip): 2V to 30V
  • Wide output voltage range VOUT
    • Fixed option: 5.0V, 3.3V, 3V (Legacy Chip)
    • Adjustable option: 1.2V to 29V
  • VOUT accuracy:
    • ±2% over temperature for legacy chip
    • ±0.7% over temperature for new chip
    • ±1% over line, load, and temperature for new chip
  • Output current: Up to 100mA
  • Low IQ (New Chip): 50µA (Typical)
  • Low dropout: 340mV (Typical) at 100mA for new chip
  • Output current limiting and thermal shutdown
  • Open-Drain Error output
  • Stable over a wide range of ceramic output capacitor values
    • COUT range: 1µF to 100µF (New Chip)
    • ESR range: 0 to 2Ω (New Chip)
  • Operating junction temperature: –40°C to 125°C
  • Package option:
    • LP (3-pin TO-92)
    • D (8-pin SOIC)
    • DRG (8-pin WSON)
  • Wide input voltage range
    • VIN range (new chip): 2V to 30V
  • Wide output voltage range VOUT
    • Fixed option: 5.0V, 3.3V, 3V (Legacy Chip)
    • Adjustable option: 1.2V to 29V
  • VOUT accuracy:
    • ±2% over temperature for legacy chip
    • ±0.7% over temperature for new chip
    • ±1% over line, load, and temperature for new chip
  • Output current: Up to 100mA
  • Low IQ (New Chip): 50µA (Typical)
  • Low dropout: 340mV (Typical) at 100mA for new chip
  • Output current limiting and thermal shutdown
  • Open-Drain Error output
  • Stable over a wide range of ceramic output capacitor values
    • COUT range: 1µF to 100µF (New Chip)
    • ESR range: 0 to 2Ω (New Chip)
  • Operating junction temperature: –40°C to 125°C
  • Package option:
    • LP (3-pin TO-92)
    • D (8-pin SOIC)
    • DRG (8-pin WSON)

The LP2951 is a wide input low-dropout regulator (LDO) supporting an input voltage range from 2V to 30V and up to 100mA of load current. LP2951 is able to output either a fixed or adjustable output from the same device. By tying the OUTPUT and SENSE pins together, and the FEEDBACK and VTAP pins together, the LP2950/LP2951 can give 5V or 3.3V fixed output voltages. Alternatively, by leaving the SENSE and VTAP pins open and connecting FEEDBACK to an external resistor divider, the output can be set to any value between 1.2V to 29V.

The LP2951 has a ERROR output that monitors the voltage at the feedback pin to indicate the status of the output voltage. The SHUTDOWN input and ERROR output can be used for sequencing multiple power supplies in the system.

The LP2951 is available in a 3-pin 4.83mm x 4.83mm TO-92(LP), an 8-pin 4.9mm x 6.0mm SOIC(D), and 8-pin 3mm x 3mm SON(DRG) package.

The LP2951 is a wide input low-dropout regulator (LDO) supporting an input voltage range from 2V to 30V and up to 100mA of load current. LP2951 is able to output either a fixed or adjustable output from the same device. By tying the OUTPUT and SENSE pins together, and the FEEDBACK and VTAP pins together, the LP2950/LP2951 can give 5V or 3.3V fixed output voltages. Alternatively, by leaving the SENSE and VTAP pins open and connecting FEEDBACK to an external resistor divider, the output can be set to any value between 1.2V to 29V.

The LP2951 has a ERROR output that monitors the voltage at the feedback pin to indicate the status of the output voltage. The SHUTDOWN input and ERROR output can be used for sequencing multiple power supplies in the system.

The LP2951 is available in a 3-pin 4.83mm x 4.83mm TO-92(LP), an 8-pin 4.9mm x 6.0mm SOIC(D), and 8-pin 3mm x 3mm SON(DRG) package.

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン配置が異なる製品
TPS709 アクティブ 逆電流保護機能およびイネーブル搭載、150mA、30V、超低静止電流 (IQ)、低ドロップアウト電圧レギュレータ Improved IQ (1uA)
TPS7A25 アクティブ パワー・グッド搭載、300mA、18V、超低静止電流 (IQ)、高精度、調整可能な低ドロップアウト電圧レギュレータ This is a higher output (300-mA) LDO with power good and lower IQ (2.5 μA)
新規 TPS7B91 アクティブ 300mA、40V、1.8μA の静止電流 (IQ)、低ドロップアウト リニア レギュレータ Increased voltage range up to 40V

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
34 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート LP295x Adjustable Micropower Voltage Regulators With Shutdown データシート (Rev. J) PDF | HTML 2024年 8月 5日
アプリケーション・ノート L1 and L2 EV Charger Electric Vehicle Service Equipment Design Considerations (Rev. B) 2021年 6月 9日
アプリケーション・ノート LDO Noise Demystified (Rev. B) PDF | HTML 2020年 8月 18日
アプリケーション・ノート ESR, Stability, and the LDO Regulator (Rev. A) 2020年 1月 7日
アプリケーション・ノート A Topical Index of TI LDO Application Notes (Rev. F) 2019年 6月 27日
アプリケーション・ノート Fundamental Theory of PMOS LDO Voltage Regulators (Rev. A) 2018年 8月 17日
EVM ユーザー ガイド (英語) LP2951 EVM User's Guide (Rev. A) 2018年 1月 5日
アプリケーション・ノート LDO PSRR Measurement Simplified (Rev. A) PDF | HTML 2017年 8月 9日
技術記事 How to use an LDO as a load switch PDF | HTML 2016年 2月 1日
技術記事 Two ways LDOs save power in the IoT PDF | HTML 2015年 8月 17日
技術記事 How to use an LDO to protect a power source PDF | HTML 2015年 7月 25日
アプリケーション・ノート A Topical Index of TI Supply Voltage Supervisor (SVS) Application Notes 2015年 6月 15日
Analog Design Journal Techniques for accurate PSRR measurements 2013年 10月 28日
アプリケーション・ノート AN-1028 Maximum Power Enhancement Techniques for Power Packages (Rev. B) 2013年 5月 6日
アプリケーション・ノート AN-1482 LDO Regulator Stability Using Ceramic Output Capacitors (Rev. A) 2013年 4月 25日
アプリケーション・ノート AN-1815 LDOs Ease the Stress of Start-Up (Rev. A) 2013年 4月 24日
アプリケーション・ノート AN-1061 Power Conversion in Line-Powered Equipment (Rev. B) 2013年 4月 23日
アプリケーション・ノート AN-1950 Silently Powering Low Noise Applications (Rev. A) 2013年 4月 22日
アプリケーション・ノート LDO Performance Near Dropout 2010年 10月 8日
アプリケーション・ノート 3.6V – 5.5V Input, LDO Reference Design for MSP430 (Rev. A) 2010年 6月 14日
アプリケーション・ノート 3.6V – 5.5V Input, LDO with Dual-Level Output Reference Design for MSP430 (Rev. A) 2010年 6月 14日
アプリケーション・ノート Packaging Limits Range of Linear Regulators 2010年 5月 8日
アプリケーション・ノート Simple Power Solution Using LDOs for the DM365 (Rev. A) 2009年 9月 11日
アプリケーション・ノート Digital Designer's Guide to Linear Voltage Regulators & Thermal Mgmt (LDO) (Rev. A) 2008年 6月 4日
アプリケーション・ノート Battery Charging 2007年 3月 21日
アプリケーション・ノート Linear and Switching Voltage Regulator Fundamental Part 1 2007年 3月 21日
アプリケーション・ノート Ceramic Capacitors Replace Tantalum Capacitors in LDOs (Rev. A) 2006年 10月 13日
アプリケーション・ノート Understanding LDO Dropout 2005年 5月 9日
アプリケーション・ノート Application Note 1061 Power Conversion in Line-Powered Equipment (jp) 2004年 5月 1日
ホワイト・ペーパー Versatility of the LM5030 PWM Push-Pull Controller 2003年 12月 1日
アプリケーション・ノート Extending the Input Voltage Range of an LDO Regulator 2002年 8月 16日
アプリケーション・ノート Understanding the Terms and Definitions of LDO Voltage Regulators 1999年 10月 21日
アプリケーション・ノート Technical Review of Low Dropout Voltage Regulator Operation And Performance 1999年 8月 30日
アプリケーション概要 Low Power 150-mA LDO Linear Regulators. Extended Output Voltage Adjustment Range 1999年 6月 11日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

LP2951EVM — LP2951 固定 / 可変マイクロパワー低ドロップアウト(LDO)レギュレータの評価モジュール

The LP2951 devices are bipolar low-dropout (LDO) voltage regulators that can accommodate a wide input supply-voltage range of up to 30 V with an output load up to 100 mA. The LP2951EVM allows for flexibility in design, allowing the user to add or remove input and output capacitors, as well as (...)
ユーザー ガイド: PDF
シミュレーション・モデル

LP2951 PSpice Transient Model (Rev. A)

SNVM037A.ZIP (23 KB) - PSpice Model
シミュレーション・モデル

LP2951 Unencrypted PSpice Transient Model

SNVMAO3.ZIP (1 KB) - PSpice Model
リファレンス・デザイン

TIDA-010025 — 光入力エミュレーション・ゲート・ドライバ搭載、 200 ~ 480VAC ドライブ向け 3 相インバータのリファレンス・デザイン

このリファレンス・デザインは絶縁型 IGBT ゲート・ドライバと絶縁型電流/電圧センサを使用して、強化絶縁型 3 相インバータ・サブシステムを実現します。使用されている UCC23513 ゲート・ドライバは幅の広い 6 ピン・パッケージと光学 LED エミュレーション入力を採用しており、既存の光絶縁型ゲート・ドライバのピン互換品として使用できます。このリファレンス・デザインにより、光絶縁型ゲート・ドライバを駆動する既存のあらゆる構成を使用して UCC23513 の入力段を駆動できます。同相シャント抵抗ベースのモーター電流センシングには AMC1300B 絶縁型アンプと DC (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

PMP31179 — 航空用途、400W AC/DC のリファレンス・デザイン

このデザインは、航空アプリケーション向け、30V DC、400W 対応の小型リファレンス・デザインであり、周波数が 400Hz ~ 800Hz の商用電源で動作します。UCC28064A をベースとする 2 相インターリーブ臨界モード力率補正 (PFC) を使用して、力率を補正し、入力電流の高調波成分を最小化します。DC/DC 回路は、UCC256404 を採用した HB-LLC 段を採用して実装済みです。2 次側で同期整流を使用すると、効率がさらに向上します。
試験報告書: PDF
リファレンス・デザイン

TIDA-010076 — Daisy-chained power and data over single pair Ethernet (T1) reference design

TIDA-010076 は、SPE (1 組のイーサネット・ケーブル) を使用して 220W の電力と 100Mbps のデータを伝送する方法を提示します。デイジーチェーン・トポロジーを使用する通信システムは、スター・トポロジーを使用する従来のシステムに比べて、必要なハードウェアと配線が大幅に減少します。SPE (single-pair Ethernet、1 組のイーサネット・ケーブル、100BASE-T1) と PoE (Power over Ethernet、データ・ライン上での電力伝送) を組み合わせると、配線の数を減らし、設計を簡略化することができます。2 本 1 (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

PMP21872 — Small form factor 12-Vin, 1-Vout 40-A dual-phase synchronous buck reference design

このリファレンス・デザインは、TPS53622 コントローラと 2 個の CSD95490Q5MC パワー・ステージ IC を使用する、2 相同期整流降圧ソリューションです。12V 入力を受け入れ、1V で合計 40A の出力に変換します。相あたり 20A の出力です。
試験報告書: PDF
回路図: PDF
リファレンス・デザイン

PMP20852 — 3W 絶縁型 3 出力フライバック・コンバータのリファンレス・デザイン

PMP20852 is an isolated flyback converter reference design with primary-side regulation using the UCC2805 controller IC. There are three independently isolated outputs on the secondary side, each of which use LP2951 linear regulators to provide a well-regulated 16V output on each of the three (...)
試験報告書: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
SOIC (D) 8 Ultra Librarian
WSON (DRG) 8 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ