ホーム ロジックと電圧変換 フリップ・フロップ、ラッチ、レジスタ シフト・レジスタ

SN74LV165B-EP

アクティブ

エンハンスド製品、8 ビット、パラレル ロード (並列読み込み) シフト レジスタ

製品詳細

Configuration Parallel-in Bits (#) 8 Technology family LV-A Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock frequency (MHz) 75 IOL (max) (mA) 12 IOH (max) (mA) -12 Supply current (max) (µA) 20 Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Operating temperature range (°C) -55 to 125 Rating HiRel Enhanced Product
Configuration Parallel-in Bits (#) 8 Technology family LV-A Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock frequency (MHz) 75 IOL (max) (mA) 12 IOH (max) (mA) -12 Supply current (max) (µA) 20 Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Operating temperature range (°C) -55 to 125 Rating HiRel Enhanced Product
TSSOP (PW) 16 32 mm² 5 x 6.4
  • 2V~5.5V の V CC で動作
  • 最大 t pd 10.5ns (5V 時)
  • すべてのポートで混合モード電圧動作をサポート
  • I off により部分的パワーダウン・モードでの動作をサポート
  • JESD 17 準拠で 250mA 超のラッチアップ性能
  • 動作時周囲温度:-55℃~+125℃
  • 防衛、航空宇宙、医療アプリケーションをサポート:
    • 管理されたベースライン
    • 単一のアセンブリおよびテスト施設
    • 単一の製造施設
    • 製品ライフ・サイクルの長期化
    • 製品のトレーサビリティ
  • 2V~5.5V の V CC で動作
  • 最大 t pd 10.5ns (5V 時)
  • すべてのポートで混合モード電圧動作をサポート
  • I off により部分的パワーダウン・モードでの動作をサポート
  • JESD 17 準拠で 250mA 超のラッチアップ性能
  • 動作時周囲温度:-55℃~+125℃
  • 防衛、航空宇宙、医療アプリケーションをサポート:
    • 管理されたベースライン
    • 単一のアセンブリおよびテスト施設
    • 単一の製造施設
    • 製品ライフ・サイクルの長期化
    • 製品のトレーサビリティ

SN74LV165B-EP デバイス は、2V~5.5V の V CC で動作するように設計された、パラレルロード (並列読み込み) 8 ビット・シフト・レジスタです。

デバイスにクロックが供給されると、データはシリアル出力 Q H にシフトされます。各段のパラレル入力へのアクセスは、8 つの個別の直接データ入力によって提供されます。これらのデータ入力は、シフト / ロード (SH/ LD) 入力が Low レベルのときイネーブルになります。 SN74LV165B-EP デバイスは、クロック禁止機能と、反転したシリアル出力 Q H を備えています。

このデバイスは、I off を使った部分的パワーダウン・アプリケーション用の動作が完全に規定されています。I off 回路が出力をディセーブルにするので、電源切断時にデバイスに電流が逆流して損傷に至ることを回避できます。

SN74LV165B-EP デバイス は、2V~5.5V の V CC で動作するように設計された、パラレルロード (並列読み込み) 8 ビット・シフト・レジスタです。

デバイスにクロックが供給されると、データはシリアル出力 Q H にシフトされます。各段のパラレル入力へのアクセスは、8 つの個別の直接データ入力によって提供されます。これらのデータ入力は、シフト / ロード (SH/ LD) 入力が Low レベルのときイネーブルになります。 SN74LV165B-EP デバイスは、クロック禁止機能と、反転したシリアル出力 Q H を備えています。

このデバイスは、I off を使った部分的パワーダウン・アプリケーション用の動作が完全に規定されています。I off 回路が出力をディセーブルにするので、電源切断時にデバイスに電流が逆流して損傷に至ることを回避できます。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74LV165B-EP エンハンスド製品、2V~5.5V、低ノイズ、パラレル・ロード、8 ビット・シフト・レジスタ データシート (Rev. A 翻訳版) PDF | HTML 英語版 (Rev.A) PDF | HTML 2023年 9月 5日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板

14-24-logic-EVM 評価基板は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。

ユーザー ガイド: PDF | HTML
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
TSSOP (PW) 16 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ