SN74LVC1G04-Q1

アクティブ

車載、シングル、1.65V ~ 5.5V インバータ

製品詳細

Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 IOL (max) (mA) 32 IOH (max) (mA) -32 Supply current (max) (µA) 10 Input type Standard CMOS Output type Push-Pull Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Automotive Operating temperature range (°C) -40 to 125
Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 IOL (max) (mA) 32 IOH (max) (mA) -32 Supply current (max) (µA) 10 Input type Standard CMOS Output type Push-Pull Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Automotive Operating temperature range (°C) -40 to 125
SOT-23 (DBV) 5 8.12 mm² 2.9 x 2.8 SOT-SC70 (DCK) 5 4.2 mm² 2 x 2.1
  • Qualified for Automotive Applications
  • AEC-Q100 Qualified with the Following Results
    • Device Temperature Grade 1:
      –40°C to 125°C Ambient Operating Temperature Range
    • Device HBM ESD Classification Level H2
    • Device CDM ESG Classification Level C4B
  • ESD Protection Exceeds 2000 V Per MIL-STD-883, Method 3015;
    Exceeds 200 V Using Machine Model (C = 200 pF, R = 0)
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Max tpd of 3.3 ns at 3.3 V
  • Low Power Consumption, 10-µA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Ioff Supports Partial-Power-Down Mode Operation
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II

  • Qualified for Automotive Applications
  • AEC-Q100 Qualified with the Following Results
    • Device Temperature Grade 1:
      –40°C to 125°C Ambient Operating Temperature Range
    • Device HBM ESD Classification Level H2
    • Device CDM ESG Classification Level C4B
  • ESD Protection Exceeds 2000 V Per MIL-STD-883, Method 3015;
    Exceeds 200 V Using Machine Model (C = 200 pF, R = 0)
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Max tpd of 3.3 ns at 3.3 V
  • Low Power Consumption, 10-µA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Ioff Supports Partial-Power-Down Mode Operation
  • Latch-Up Performance Exceeds 100 mA Per JESD 78, Class II

This single inverter gate is designed for 1.65-V to 5.5-V VCC operation.

The SN74LVC1G04 performs the Boolean function Y = A.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

This single inverter gate is designed for 1.65-V to 5.5-V VCC operation.

The SN74LVC1G04 performs the Boolean function Y = A.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
30 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート Single Inverter Gate, SN74LVC1G04-Q1 データシート (Rev. D) 2013年 1月 3日
アプリケーション・ノート Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
機能安全情報 SN74LVC1G04-Q1 Functional Safety FIT Rate and Failure Mode Distribution 2019年 12月 30日
セレクション・ガイド Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート How to Select Little Logic (Rev. A) 2016年 7月 26日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
その他の技術資料 車載用ロジック・デバイス 英語版 2015年 2月 4日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新英語版 (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
製品概要 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution (Rev. A) 2004年 6月 22日
ユーザー・ガイド Signal Switch Data Book (Rev. A) 2003年 11月 14日
アプリケーション・ノート Use of the CMOS Unbuffered Inverter in Oscillator Circuits 2003年 11月 6日
ユーザー・ガイド LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002年 12月 18日
アプリケーション・ノート Texas Instruments Little Logic Application Report 2002年 11月 1日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
その他の技術資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
アプリケーション・ノート 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
アプリケーション・ノート Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
その他の技術資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
アプリケーション・ノート Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
アプリケーション・ノート Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
アプリケーション・ノート CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
アプリケーション・ノート LVC Characterization Information 1996年 12月 1日
アプリケーション・ノート Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
アプリケーション・ノート Live Insertion 1996年 10月 1日
設計ガイド Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
アプリケーション・ノート Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

5-8-LOGIC-EVM — 5 ~ 8 ピンの DCK、DCT、DCU、DRL、DBV の各パッケージをサポートする汎用ロジックの評価基板 (EVM)

5 ~ 8 ピンで DCK、DCT、DCU、DRL、DBV の各パッケージを使用する多様なデバイスをサポートできる設計のフレキシブルな評価基板です。
ユーザー ガイド: PDF
シミュレーション・モデル

HSPICE Model for SN74LVC1G04

SCEJ180.ZIP (86 KB) - HSpice Model
シミュレーション・モデル

SN74LVC1G04 Behavioral SPICE Model

SCEM644.ZIP (7 KB) - PSpice Model
シミュレーション・モデル

SN74LVC1G04 IBIS Model (Rev. C)

SCEM216C.ZIP (45 KB) - IBIS Model
リファレンス・デザイン

TIDA-01409 — 車載静電容量性キック・ツー・オープンのリファレンス・デザイン

このリファレンス・デザインは、静電容量性センシングを使用して、自動車のパワー・リフトゲート、パワー・トランク、またはパワー・スライド・ドアを、キック動作の検出でオープンさせる方法を示します。  静電容量性センシングにより、フレキシブルなセンサ配置と広いキック反応ゾーンを実現できます。高い分解能と低消費電力により、ジェスチャ検出とバッテリからの供給電流低減を重視する車載用のハンズフリー開閉システムに、このデザインを適用できます。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01040 — 大電流アプリケーション向けバッテリ・テスタのリファレンス・デザイン

リチウムイオン・バッテリの構成と電気的テストには高精度の電圧 / 電流制御が必要で、通常は規定された温度範囲にわたって ±0.05% 以内の精度が求められます。  このリファレンス・デザインは 8V ~ 16V の入力(バス)電圧と 0V ~ 5V の出力負荷(バッテリ)電圧に対応した大電流(最大 50A)バッテリ・テスタ・アプリケーションを実現します。内蔵のマルチフェーズ双方向コントローラ LM5170 と高精度データ・コンバータ、計測アンプを組み合わせ、0.01% (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01041 — マルチフェーズ、高精度、0.5 ~ 100A のバッテリ構成に対応するバッテリ・テスタのリファレンス・デザイン

This reference design provides a multi-phase solution for a wide range of current battery test applications. Leveraging the dual phase buck/boost controller LM5170's daisy chain configuration gives the design the ability to achieve 100A charging/discharging rates. Utilizing high accuracy constant (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01042 — 50A、100A、200A アプリケーション向け、モジュール型バッテリ・テスタのリファレンス・デザイン

このリファレンス・デザインはモジュール形式のバッテリ・テスト・ソリューションであり、1 つのデザインを使用するだけで、さまざまな電流レベルでバッテリをテストできるフレキシビリティを実現します。このデザインは TIDA-01041 リファレンス・デザインを活用しており、2 個の 100A バッテリ・テスタを独立形式で動作させること、または並列接続して最大電流出力を 100A から 200A に増やすことができます。このデザインは、設計理論、パーツの選定、このソリューションの最適化方法を提示します。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00580 — オートモーティブ認証済み 16 ビット、ロータリー直交デコーダ、リファレンス・デザイン

People prefer to use knobs over touchscreens in many situations.  This solution minimizes the required connections to a microcontroller to monitor a rotary quadrature encoder's direction and distance of rotation.
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
SOT-23 (DBV) 5 Ultra Librarian
SOT-SC70 (DCK) 5 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ